1. 同模拟信号相比,数字信号具有离散性。数字电路中的晶体管一般工作在开关状态。( )

  2. 答案:对
  3. 时序逻辑电路任一时刻的输出信号不仅取决于当时的输入信号,还与以前的输入有关。( )

  4. 答案:对
  5. 超前进位加法器与串行进位加法器比较而言,优点是电路结构简单。( )

  6. 答案:错
  7. 单稳态电路的主要应用有波形整形、波形鉴幅和定时。( )

  8. 答案:错
  9. EEPROM中的数据可以擦除改写,所以有时可以用来做随机存储器使用。( )

  10. 答案:错
  11. 有的时序电路没有输入逻辑变量,但在逻辑功能上仍具有时序电路的基本特征。( )

  12. 答案:对
  13. 若干个三态门输出端接在同一条总线上,可以通过使能端控制分时进行工作。( )

  14. 答案:对
  15. 在米利(Mealy)型逻辑电路中,输出信号不仅取决于存储电路的状态,而且还取决于输入变量。( )

  16. 答案:对
  17. n个输入变量的二进制译码器,共有2n-1个译码输出端。( )

  18. 答案:错
  19. 由于施密特触发电路的滞回特性和输出电平转换过程的负反馈作用,所以输出电压波形的边缘得到明显的改善。( )

  20. 答案:错
  21. 目前国际上制造FPGA的厂商有( )。

  22. 答案:Altera###Actel###Lattice###Xilinx###ATMEL
  23. 一个10位D/A转换器,其参考电压为3.5V,则1LSB大约等于( )。
  24. 一个计数器的输出状态是2、4、6循环出现,它是几进制计数器?(   )
  25. 下列器件中具有异步置数方式的是( )。
  26. 在VerilogHDL语言中,下列标识符合法的是( )。
  27. 某数据采集系统要求模数转换精度为0.1%,需要选择( )位的A/D转换器。
  28. 以下触发器在一个时钟脉冲周期内,触发器可发生多次翻转的是( )。
  29. 若要设计一个输出为1101001110的序列脉冲发生器,应至少选用( )个触发器。
  30. TTL门电路是采用( )设计的门电路。
  31. SR锁存器通常由( )组成。
  32. 在VerilogHDL语言中,a=4’b1000,那么 &a=( )。
  33. 决定电阻网络D/A转换器实际精度的是( )。
  34. 若要设计一个十六进制的计数器,至少需要用( )个触发器。
  35. 输出端可以并联使用,实现分时传输各个门电路输出信号的是( )。
  36. 12位D/A转换器当输入数字量只有最低位为1时,输出电压为0.5mV,若输入数字量全为1时,输出电压为( )。
  37. 组合逻辑电路中的冒险是由于( )引起的。
  38. 二进制的左移一位相当于乘2,右移一位相当于除2。( )
  39. 三态门的三种状态分别为:高电平、低电平、中间电平。( )
  40. 通常将用于存储一组数据的存储电路叫寄存器,而将用于存储大量数据的存储电路叫存储器。( )
  41. 用2片容量为128K×8的RAM构成容量为256K×8的RAM是字扩展。( )
  42. 用ROM实现两个4位二进制数相乘,该ROM需要有4根地址线和8根数据线。( )
  43. 当SR触发器输入端S=R=1时,触发器当前的输出状态不确定。( )
  44. 阻塞性赋值符号为“=”,非阻塞性赋值符号为“<=”。( )
  45. 逻辑函数F=A´B+BC’的对偶式为(A+B´)(B´+C)。( )
  46. 下面描述正确的是:(   )。
  47. E2PROM是( )的只读存储器。
  48. 已知被转换信号的上限频率为10kHz,则A/D转换器的采样频率应高于( )。
  49. 根据需要选择一路信号送到公共数据线上的电路叫( )。
  50. N位扭环形计数器的利用效率是( )。
  51. 当三态门输出高阻态时,输出电阻为( )。
  52. FPGA指的是( )。
  53. 关于施密特触发器描述错误的是( )。
  54. 有一存储系统容量为32K×16bit。设存储器的起始地址为全0,则最高地址的十六进制地址码为( )。
  55. 为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )。
  56. 基于SRAM的FPGA在每次上电后必须进行一次配置。( )
  57. 任意两个不同的最大项相或等于1。( )
  58. 奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而纠正可能出现的错误。( )
  59. (19.8)_10=(01101010.1110)_余3循环码。( )
  60. 相同编号的最小项和最大项互为对偶式。( )
  61. 三态门的输出端并联在一起,可以实现线与的逻辑功能。( )
  62. (49.8)_10=(0111 1100.1000)_余三码。( )
  63. 时序逻辑电路按是否有逻辑输入可以分为米利型和摩尔型。( )
  64. A/D转换的过程可分为采样、滤波、量化、编码4个步骤。( )
  65. 触发器有2个稳态,因此存储8位二进制信息需要4个触发器。( )
  66. CMOS传输门属于双向器件,它的输入端和输出端可以互易使用。( )
  67. 和八进制数(256)8等值的数有( )。
  68. 下列关于双积分型A/D转换器的说法正确的是( )。
  69. 中规模集成双时钟十六进制可逆计数器是(   )。
  70. 在数字电路中,晶体管工作在( )状态。
  71. N个触发器构成的环形计数器,有效状态有( )个。
  72. 在二进制译码器中,若输入有4位代码,则输出有( )个符号。
  73. (-35)10的补码为( )。
  74. 以下DAC相邻支路电流是严格二倍关系的是(   )。
  75. 在VerilogHDL语言的连续赋值语句中,assign addr[3:0]=-3; addr被赋予的值是( )。
  76. 目前全球最大的电信设备制造商是( )。
  77. 现场可编程门阵列指的是( )。
  78. 能实现数据分配的器件是( )。
  79. (-23)10的补码为( )。
  80. 用128×1位RAM扩展成1KX8位RAM时,需要( )片。
  81. 下列ADC转换速度最慢的是(   )。
  82. 某测温系统的测温范围为-50~50℃,要求测温精度为0.1℃,为完成对应温度信号的A/D转换,所选A/D转换器的位数应不少于( )。
  83. 一个四输入与非门,使其输出为1的输入变量取值组合有( )种。
  84. 下列A/D转换器中,( )抗干扰能力强。
  85. 下列语句中,不属于并行语句的是( )。
  86. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。
  87. 数据分配器和( )有着相同的基本电路结构形式。
  88. 与非门具有逻辑完备性,可以用它实现所有的组合逻辑电路、触发器以及时序逻辑电路。( )
  89. (-27)10=(1 11011)_原码 =(1 00101)_补码。( )
  90. (15.2)_16=(21.125)_10。( )
  91. 逻辑函数的两种标准形式为最大项之和、最小项之积。( )
  92. 用2片容量为64K×8的RAM构成容量为64K×16的RAM是字扩展。( )
  93. 在时序逻辑电路中,若所有的触发器公用一个时钟源,则是异步时序逻辑电路。( )
  94. 4位D/A转换器满刻度输出电压5V,若输出电压为2V,对应的输入数字量应为0110,该D/A转换器能输出的最小非零电压为0.3125V。( )
  95. 与普通二进制代码相比,格雷码在代码转换过程中可能会产生过度“噪声”。( )
  96. 传输门也称为数字开关,它只能传输数字信号。( )
  97. 稳定多谐振荡电路振荡频率的最有效的方法是提高阻容元件的精度。( )
  98. 超前进位加法器与串行进位加法器比较而言,优点是速度快,各个输出之间的延迟表较小,缺点是电路结构比较复杂。( )
  99. (49.8)_10=(0100 1111.1011)_5421BCD。( )
  100. 在二进制运算中,减去某个数可以用加上它的反码来代替。( )
  101. 用卡诺图表示逻辑式时,图中方格内的1表示对应的最小项取值恒等于1。( )
  102. 到2020年底,国内制造FPGA的厂商有( )。
  103. 描述时序电路状态转换过程的方法有( )。
  104. (198)的BCD编码是( )。
  105. 下列各种门电路中,输出端可以并联使用的是( )。
  106. 由于D/A转换器参考电压波动引起的误差称为( )。
  107. 脉冲触发的触发器又称为( )。
  108. 有一个四变量逻辑函数,其最大项个数有( )个。
  109. 逻辑函数的标准或与式用( )的形式描述。
  110. 与逻辑式AB+ACD+CB’相等的式子是( )。
  111. 哪种器件中存储的信息在掉电以后丢失( )。
  112. 下列逻辑电路中为组合逻辑电路的是( )。
  113. 以下触发器使用时需要申明约束条件的为( )。
  114. 下列逻辑电路中,不是组合逻辑电路的是( )。
  115. 下列器件中属于时序逻辑电路的是( )。
  116. 和(4097)10等值的十六进制数是( )。
  117. 下列数中最大的是( )。
  118. 由于D/A转换器中运算放大器的温度漂移引起的误差称为( )。
  119. 一个6位的二进制加法计数器,由000000状态开始,经过100个时钟后计数器的状态为( )。
  120. 根据下列门电路的结构特点,判断( )可以用于实现数字信号的双向传输。
  121. 当S=1,R=1时,SR触发器的下一个状态是( )。
  122. 输出端可以并联使用,并且可以实现线与的TTL门电路是( )。
  123. 一个8位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001100时,输出电压为( )。
  124. 在VerilogHDL语言中,下列的表达式或数字格式正确的是( )。
  125. 下列编码中属于恒权代码的是( )。
  126. CMOS是( )的简称。
  127. 一个8位D/A转换器的最小输出电压增量为0.03V,当输入代码为01011100时,输出电压为( )。
  128. 在VerilogHDL语言中,下列的表达式或数字格式错误的是( )。
  129. 下列关于EPROM的叙述正确的是( )。
  130. reg[7:0] A;A=2’hFF在VerilogHDL语言中,根据以上两条语句的执行,最后变量A中的值是( )。
  131. 阻塞性赋值符号为“:=”,非阻塞性赋值符号为“<=”。( )
  132. 在VerilogHDL语言中,下列的表达式或数字是格式正确的是( )。
  133. 在VerilogHDL语言中,下列的表达式或数字是格式错误的是( )。
  134. 在VerilogHDL语言中,a=4’b1011,那么 &a=( )。
  135. 大规模可编程逻辑器件主要有CPLD和FPGA,基于SRAM的FPGA在每次上电后必须进行一次配置。( )
  136. 下列语句中,哪个不是分支语句( )。
  137. 目前国际上较大的FPGA厂商有( )。
  138. 在VerilogHDL语言中,下列标识符不合法的是( )。
  139. 一个8位D/A转换器,其参考电压为5V,则1LSB大约等于( )。
  140. A/D转换器两个最重要的指标是分辨率和转换误差。( )
  141. 8位D/A转换器当输入数字量只有最低位为1时,输出电压为0.02V,若输入数字量只有最高位为1时,则输出电压为( )。
  142. 某数据采集系统要求模数转换精度为千分之二,需要选择( )位的A/D转换器。
  143. A/D转换的过程可分为采样、保持、量化、编码4个步骤制。( )
  144. 各种A/D转换器电路类型中转换速度最快的是( )。
  145. 单稳态触发器的主要用途是( )。
  146. 将三角波变换为矩形波,需选用( )。
  147. 稳定多谐振荡电路振荡频率的最有效的方法是提高电源的稳定度。( )
  148. 滞后性是( )的基本特性。
  149. 施密特触发电路有两个能自行保持的稳定状态。( )
  150. 由555定时器构成的单稳态触发器,其输出脉冲宽度取决于( )。
  151. 与SRAM相比,闪烁存储器的主要优点是容量大,掉电后数据不会丢失。( )
  152. 用4×4位RAM扩展成8X8位RAM时,需要( )片4×4位RAM。
  153. 有一存储系统容量为32K×8bit。设存储器的起始地址为全0,则最高地址的十六进制地址码为( )。
  154. 用ROM实现两个4位二进制数相乘,该ROM需要有8根地址线和9根数据线。( )
  155. 用2片容量为16K×8的RAM构成容量为32K×8的RAM是字扩展。( )
  156. 一个ROM共有10根地址线,8根数据输出线,则其存储容量为( )。
  157. 一个ROM共有8根地址线,8根数据输出线,则其存储容量为( )。
  158. 寻址容量为16K×8bit的RAM需要( )根地址线。
  159. 关于半导体存储器的描述,下列哪种说法是错误的( )。
  160. 以下哪种触发器不具备构成移位寄存器的功能( )。
  161. 一个5位的二进制加法计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为( )。
  162. 表示时序逻辑电路信号之间的逻辑关系方程组,不包含下列哪项( )。
  163. 4位移位寄存器,现态Q0Q1Q2Q3为1100,经过左移1位后其次态为( )。
  164. 一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,经过( )可转换为4位并行数据输出。
  165. 用N个触发器构成的环形计数器,无效状态有( )个。
  166. 和权电阻网络D/A转换器相比,倒T型D/A转换器的优点是( )。
  167. 影响权电阻网络D/A转换器转换精度的是( )。
  168. 如果要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位发生变化,那么应选用( )位的A/D转换器。
  169. 下列关于双积分型A/D转换器的说法错误的是( )。
  170. 触发器异步输入端的作用是( )。
  171. 当JK触发器两输入端接入相反的信号时,相当于是( )。
  172. 当JK触发器两输入端接入相同的信号时,相当于是( )。
  173. 除了SR锁存器,其它所有的触发器均受时钟边沿的控制。( )
  174. 电平触发的触发器又称为( )。
  175. 电平触发的SR触发器与脉冲触发的SR触发器逻辑功能完全相同。( )
  176. 由门电路组成的SR触发器,输入S、R的约束条件是( )。
  177. 有一T触发器,当T=1时,在加上时钟脉冲,则触发器( )。
  178. 以下哪种触发器不具备翻转功能( )。
  179. 假设JK触发器的现态Qn=0,要求Qn+1=1,则应使( )。
  180. 组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关,与以前的输入信号无关。( )
  181. 多位加法器采用超前进位的目的是( )。
  182. 门电路两个输入信号同时向相反的逻辑电平跳变的一定会产生尖峰脉冲。( )
  183. 能完成两个一位二进制数相加的器件称为全加器。( )
  184. 若两个最小项只有一个因子不同,则称这两个最小项具有( )。
  185. 下列类型的逻辑门中,可以用( )实现与、或、非三种基本运算。
  186. 一个逻辑函数全部最小项之和恒等于1。( )
  187. 下列逻辑代数式中值为0的是( )。
  188. 与逻辑式ABC+A’相等的式子是( )。
  189. 一个四输入或非门,使其输出为1的输入变量取值组合有( )种。
  190. F=A´+B+CD´的反函数为(   )。
  191. 和(8191.875)10等值的数是( )。
  192. 和(01001001)余3码编码相同的是( )。
  193. 和八进制数(166)8等值的数有( )。
  194. 在二进制运算中,减去某个数可以用加上它的补码来代替( )。
  195. 和(23.25)10等值的数是( )。
  196. 和二进制数(1100110111.001)2等值的十六进制数是( )。
  197. 二进制的加、减、乘、除运算全部可以用“移位”和“相加”两种操作实现( )。
  198. 与普通二进制代码相比,格雷码在代码转换过程中不会产生过度“噪声”( )。
  199. (-25)10可以表示为( )。
  200. 下列数中最大的是(   )。
  201. 数字电子技术应用范围( )
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!
点赞(5) dxwkbang
返回
顶部