第六章 时序电路的设计:本节将学习Mealy和Moore模型,状态等价与简化,并掌握基本时序逻辑电路的设计流程。6.1时序电路模型:本节将介绍时序延时模型,Moore机、Mealy机及简单时序计数器模型来区分各种时序电路的结构。
6.2同步时序电路分析:本节将介绍同步时序逻辑电路的分析步骤,并以一个具体例子来说明同步时序逻辑电路的分析原理。
6.3时序电路的基本分析方法(案例分析1):本节将以一个扭环计数器的实例来分析Moore时序逻辑电路。
6.4时序电路的基本分析方法(案例分析2):本节将介绍一个可配置的八进制和六进制计数器,来分析Mealy时序逻辑电路。
6.5时序电路的设计:本节将学习状态机表示法,了解现态与次态,并学会设计状态图、状态表、转换表及激励表。
6.6激励实现的代价:本节在完成激励表的设计情况下,通过JK、RS、D、T触发器来实现激励函数,分析激励实现的代价。
6.7状态等价与化简:在完成状态设计的情况下,通过状态等价的方法来简化状态。
6.8隐含表:隐含表提供了一种识别冗余状态的图形化方法,可以通过将最后一个状态除外的所有状态沿横轴列出,将第一个状态除外的所有状态沿纵轴列出从而构造隐含表。通过在表格中填入状态的等价条件来分析和判断状态等价,从而得到化简后的状态表。
6.9不完全定义状态表的状态化简:根据相容性修改不完全定义状态表得到隐含表和状态表,学习合并图及其画法,了解最大相容性。
6.10状态分配方法:合理的状态分配可以实现最优的电路设计,介绍了的状态分配的三个步骤。
6.11隐含图:本节将应用三种状态分配规则得到隐含图,获得最佳的状态分配。
6.12状态分配方案:本节将实现状态分配的三种方案,并比较三种状态分配方案的区别。
6.13设计实例:电平转换脉冲:通过对电平转换脉冲电路的设计,来说明Moore机和Mealy机的不同。
6.14异步时序逻辑电路分析:本节将学习异步时序机工作原理及时序分析。
6.15异步时序逻辑电路的设计:本节将学习异步时序电路的设计步骤,并用一个实际案例进行说明。
6.1时序电路模型:本节将介绍时序延时模型,Moore机、Mealy机及简单时序计数器模型来区分各种时序电路的结构。
6.2同步时序电路分析:本节将介绍同步时序逻辑电路的分析步骤,并以一个具体例子来说明同步时序逻辑电路的分析原理。
6.3时序电路的基本分析方法(案例分析1):本节将以一个扭环计数器的实例来分析Moore时序逻辑电路。
6.4时序电路的基本分析方法(案例分析2):本节将介绍一个可配置的八进制和六进制计数器,来分析Mealy时序逻辑电路。
6.5时序电路的设计:本节将学习状态机表示法,了解现态与次态,并学会设计状态图、状态表、转换表及激励表。
6.6激励实现的代价:本节在完成激励表的设计情况下,通过JK、RS、D、T触发器来实现激励函数,分析激励实现的代价。
6.7状态等价与化简:在完成状态设计的情况下,通过状态等价的方法来简化状态。
6.8隐含表:隐含表提供了一种识别冗余状态的图形化方法,可以通过将最后一个状态除外的所有状态沿横轴列出,将第一个状态除外的所有状态沿纵轴列出从而构造隐含表。通过在表格中填入状态的等价条件来分析和判断状态等价,从而得到化简后的状态表。
6.9不完全定义状态表的状态化简:根据相容性修改不完全定义状态表得到隐含表和状态表,学习合并图及其画法,了解最大相容性。
6.10状态分配方法:合理的状态分配可以实现最优的电路设计,介绍了的状态分配的三个步骤。
6.11隐含图:本节将应用三种状态分配规则得到隐含图,获得最佳的状态分配。
6.12状态分配方案:本节将实现状态分配的三种方案,并比较三种状态分配方案的区别。
6.13设计实例:电平转换脉冲:通过对电平转换脉冲电路的设计,来说明Moore机和Mealy机的不同。
6.14异步时序逻辑电路分析:本节将学习异步时序机工作原理及时序分析。
6.15异步时序逻辑电路的设计:本节将学习异步时序电路的设计步骤,并用一个实际案例进行说明。
[判断题]同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( )选项:[错, 对]
[单选题]同步计数器和异步计数器比较,同步计数器的显著优点是( )。选项:[不受时钟CP控制。
, 触发器利用率高
, 工作速度高
, 电路简单
]
[单选题]同步时序电路和异步时序电路比较,其差异在于后者( )。选项:[没有稳定状态
, 没有统一的时钟脉冲控制
, 输出只与内部状态有关
, 没有触发器
]
[判断题]同步时序电路和异步时序电路相比,其差异在于后者输出至于内部状态有关。( )选项:[错, 对]
[判断题]把一个五进制计数器与一个四进制计数器串联可得到20进制计数器。( )选项:[对, 错]
[判断题]同步时序电路和异步时序电路相比,其差异在于后者输出至于内部状态有关。( )选项:[对, 错]
[判断题]把一个五进制计数器与一个四进制计数器串联可得到20进制计数器。( )选项:[对, 错]
[单选题]同步计数器和异步计数器比较,同步计数器的显著优点是( )。选项:[电路简单
, 工作速度高
, 触发器利用率高
, 不受时钟CP控制。
]
[单选题]同步时序电路和异步时序电路比较,其差异在于后者( )。选项:[输出只与内部状态有关
, 没有统一的时钟脉冲控制
, 没有触发器
, 没有稳定状态
]
[判断题]同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( )选项:[错, 对]

温馨提示支付 ¥1.00 元后可查看付费内容,请先翻页预览!
点赞(0) dxwkbang
返回
顶部