湖北大学
- CPU与I/O接口是通过三总线连接的。( )
- 堆栈操作的原则是后进先出。( )
- 代码段寄存器CS的内容可以被压入栈区,也可以将堆栈中的数据弹出至CS中。( )
- 8086/8088CPU在一个存储单元中,可存入8位数据或者16位数据。( )
- 对8253初始化就是向其控制寄存器写入方式控制字和计数初值。( )
- AND、OR、XOR指令执行后,会使CF状态为0。( )
- 8253的每种工作方式都具有硬件触发启动和软件触发启动两种启动计数方式。( )
- 在总线周期中,等待状态周期Tw仅能出现在T3状态和T4状态之间。( )
- I/O接口与存储器统一编址的优点是可用相同指令操作。( )
- 若[X]原=[X]反=[X]补,则该数为正数。( )
- 一个I/O接口中必须要有数据端口、控制端口和状态端口。( )
- 在CPU与外部设备的I/O传输控制方式分为直接传输、查询传输、中断传输、DMA传输。( )
- 8086/8088CPU中为用户提供了14个16位的可读/写的寄存器。( )
- 8086/8088CPU响应可屏蔽中断INTR的条件是标志位IF置1。( )
- 当同时发生非屏蔽中断请求和可屏蔽中断请求时,8088CPU先响应非屏蔽中断请求,而8086CPU先响应可屏蔽中断请求。( )
- 条件转移指令只能用于段内直接短转移。( )
- 一个中断控制芯片8259可管理8个中断源。( )
- 某外部设备中断通过中断控制器IR引脚向处理器提出可屏蔽中断,只要处理器开中断就一定能够响应。( )
- 8086/8088CPU响应不可屏蔽中断NMI请求的条件是标志位置0。( )
- 8086/8088CPU的控制线和提供对芯片外部实现读/写操作信号。( )
- 1字节包含( )个二进制位。
- 在8088CPU构成的系统中,需要( )片8286数据总线收发器
- 对于控制一组发光二极管的输出设备时,一般采用( )传输方式来输出信息
- 8086/8088CPU对存储器采用分段管理的方法,每个存储单元均拥有( )两种地址
- 8086/8088CPU内部具有( )个8位寄存器。
- 8086/8088CPU读/写一次存储器或I/O端口操作所需要的时间称为一个( )。
- 二进制数011001011110B的十六进制表示为( )
- 8086/8088CPU数据总线和部分地址总线采用分时复用技术,系统中可通过基本逻辑单元( )获得稳定的地址信息
- 8086/8088CPU的非屏蔽中断请求信号NMI为( )有效。
- 条件转移指令JNZ的转移条件是( )
- 在寄存器间接寻址方式中,操作数的有效地址EA可以通过寄存器( )间接得到
- 8086/8088CPU中断系统的中断优先级的顺序为( )。
- 当下列程序执行时,MOVDL, 30HMOVAH,2INT 21H屏幕上显示的内容是( )。
- 8086CPU采用I/O独立编址方式,可使用( )线的地址信息寻址I/O端口。
- https://image.zhihuishu.com/zhs/doctrans/docx2html/202108/9bce98c37d0c433f8a7d14cb88ccf3b8.png
- 当并行接口芯片8255A的A口被设定为方式2时,下列说法( )是对的。
- 带符号的八位二进制补码的表示范围是( )
- 8086/8088CPU的基本I/O总线周期为( )个时钟周期。
- 下列语句中有语法错误的是( )。
- 数据总线驱动电路采用的基本逻辑单元是( )
- 对堆栈进行数据存取的原则是( )。
- 8086/8088CPU将数据压入堆栈时,栈区指针的变化为( )
- 十进制数-61的八位二进制原码是( )
- 常用来获取内存单元偏移量的指令是( )
- 采用查询传输方式的工作流程是按( )的次序完成一个数据的传输
- 下列指令出现语法错误的指令有( )。
- 关于8088CPU和8086CPU的对比,错误的叙述是( )。
- 关于8088CPU叙述不正确的是( )。
- 下列逻辑地址中对应不同的物理地址的是( )。
- 在8086/8088CPU中,由逻辑地址形成存储器物理地址的方法是( )
A:对 B:错
答案:对
A:错 B:对
答案:对
A:错 B:对
答案:错
A:对 B:错
答案:错
A:错 B:对
答案:B:对
A:对 B:错
答案:B:错
A:对 B:错
答案:错
A:对 B:错
答案:对
A:错 B:对
答案:对
A:对 B:错
A:错 B:对
A:错 B:对
A:对 B:错
A:错 B:对
A:错 B:对
A:对 B:错
A:对 B:错
A:对 B:错
A:错 B:对
A:对 B:错
A:64
B:16
C:8
D:32
A:2
B:1
C:16
D:8
A:DMA
B:中断
C:查询
D:直接
A:20位地址和16位地址
B:实地址和虚拟地址
C:段基址和偏移地址
D:逻辑地址和物理地址
A:8 B:14 C:4 D:20
A:基本指令执行周期
B:时钟周期
C:总线周期
D:指令周期
A:44EH
B:65EH
C:75FH
D:54FH
A:锁存器
B:译码器
C:触发器
D:三态门
A:下降沿
B:高电平
C:上升沿
D:低电平
A:CF=1
B:ZF=1
C:OF=1
D:ZF=0
A:SP
B:CX
C:BP
D:AX
A:内部中断,可屏蔽中断,非屏蔽中断
B:非屏戴中断,可屏蔽中断,内部中断
C:内部中断,非屏蔽中断,可屏蔽中断
D:可屏蔽中断,屏蔽中断,内部中断
A:0
B:30H
C:无任何显示
D:30
A:AD7-AD0
B:AD23-AD0
C:AD15 -AD0
D:AD19-AD0
A:下降沿脉冲
B:高电平
C:上升沿脉冲
D:低电平
A:其端口仅能作输出口使用
B:其端口可实现双向数据传输
C:其端口仅能作输入口使用
D:其端口仅能作不带控制信号的输入口或输出口使用
A:-32768-+32768
B:-32768-+32767
C:-127-+127
D:-128-+127
A:6
B:3
C:5
D:4
A:CMP [ BX+DI], 0FH
B:MOV AX, [BX][BP]
C:LEA SI, SS: 20H [BX]
D:ADD AX, [ BP]
A:反相器
B:三态门
C:触发器
D:译码器
A:先进先出
B:随机存取
C:都可
D:后进先出
A:SS内容不变、SP内容加2
B:SS内容改变、SP内容不变
C:SS内容不变、SP内容减2
D:SS和SP内容都改变
A:O0101111B
B:10111101n
C:10101111B
D:00111101B
A:LAHF
B:LDS
C:LEA
D:LES
A:先读控制端口,再读/写数据口
B:先读状态端口,再读写数据端口
C:先写数据端口,再读/写控制端口
D:先写控制端口,再读写状态端口
A:MOV [BX +SI],AL
B:MOV DS ,AX
C:MOV AX,[ BP+DI]
D:MOV CS, AX
A:8088CPU和8086CPU的片外数据线数量相同
B:8088CPU和8086CPU的地址线数量相同
C:8088CPU和8086CPU的寄存器数量相同
D:8088CPU和8086CPU的片内数据线数量相同
A:片内有14个16位寄存器
B:片内有4字节队列缓冲器
C:片外有8位数据总线
D:片内有1MB的存储器
A:0400H:0340H
B:0420H:0140H
C:03C0H:0740H
D:03E0H:0740H
A:段基值+偏移地址
B:段基值×16+偏移地址
C:段基值x10+偏移
D:段基值x16H+偏移
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!