1. I/O指令是CPU系统指令的一部分。( )

  2. 答案:对
  3. 对于存储器间接寻址和寄存器间接寻址,它们的操作是不同的。( )

  4. 答案:对
  5. 未格式化的硬盘容量要大于格式化后的实际容量。( )

  6. 答案:对
  7. 计算磁盘的存取时间时,“寻道时间”和“旋转等待时间”常取其平均值。( )

  8. 答案:对
  9. 兼容性微命令指几个微命令可以同时出现。( )

  10. 答案:对
  11. 中断I/O方式下数据传送通过软件完成,DMA方式下数据传送由硬件完成。( )

  12. 答案:对
  13. 在补码的加减法中,用两位符号位判断溢出,两位符号位S1S0=10时,表示结果为负,无溢出。( )

  14. 答案:错
  15. 在一地址格式的指令中,下列哪些说法是错误的( )。

  16. 答案:一定有两个操作数,另一个是隐含的;###仅有一个操作数,其地址由指令的地址码提供;###指令的地址码字段存放的一定是操作码。
  17. 冯·诺依曼结构计算机中数据采用二进制编码表示,其主要原因是( )。

  18. 答案:制造两个稳定的物理器件较容易###便于用逻辑门电路实现算数运算###二进制的运算规则简单
  19. 微程序控制器的速度比硬布线控制器慢,主要是因为( )。

  20. 答案:增加了从控制存储器读取微指令的时间
  21. 一个计算机系统采用32位单字长指令,地址码为12位,若定义了250条二地址指令,则还可以有( )条单地址指令。

  22. 答案:24K
  23. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由( )来确定。
  24. 状态寄存器用来存放( )。
  25. ( )便于处理数组问题。
  26. 控制器的全部功能是( )。
  27. 在取指操作后,程序计数器中存放的是( )。
  28. 冯.诺依曼计算机工作方式的基本特点是( )。
  29. 某计算机按字节编址,指令字长固定且只有两种指令格式,其中三地址指令29条,二地址指令107条,每个地址字段为6位,则指令字长至少应该是( )。
  30. 相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每次CPU从存储器取出一个字节,并自动完成(PC)+“1”→PC。假设执行到该转移指令时PC的内容为2003H,要求转移到200AH地址,则该转移指令第二字节的内容应为( )。
  31. 某计算机采用大端方式,按字节编址。某指令中操作数的机器数为1234FF00H,该操作数采用基址寻址方式,形式地址(用补码表示)为FF12H,基址寄存器的内容为F000 000,则该操作数的LSB (最低有效字节)所在的地址是( )。
  32. 某指令系统有200条指令,对操作码采用固定长度二进制编码,最少需要用( )位。
  33. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数常常采用( )获得。
  34. 假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是( )。
  35. 某计算机字长16位,它的存储容量是64KB,若按字编址,则它的寻址范围是( )。
  36. 指令周期是指( )。
  37. 在统一编址的方式下,区分存储单元和I/O设备是靠( )。
  38. 在CPU的组成中,不包括( )。
  39. 程序P在装置M执行时间为20秒,编译优化后,P执行的指令数是以前的70%,但CPI为以前的1.2倍,则现在P在M上的执行时间为( )。
  40. 假设某条指令的第一个操作数采用寄存器间接寻址方式,指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址为1200H的单元中的内容为12FCH, 地址为12FCH的单元中的内容为38D8H,而地址为38D8H的单元中的内容为88F9H,则该操作数的有效地址为( )。
  41. 长度相同但格式不同的两种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为( )。
  42. 在主存和CPU之间增加cache存储器的目的是( )。
  43. 在微程序控制器中,控制部件向执行部件发出的某个控制信号称为( )。
  44. 程序计数器PC用来存放当前(将要)执行的指令地址,每当执行完一条指令后,通常由程序计数器提供后继指令地址,其位数相同的部件是( )。
  45. 并行加法器中,每位全和的形成除与本位相加二数数值位有关外,还与( )有关。
  46. 寄存器间接寻址方式中,操作数存放在( )。
  47. 设置中断排队判优逻辑的目的是( )。
  48. 一台字符显示器的VRAM中存放的是( )。
  49. 下面有关存储器的叙述中,不正确是( )
  50. 在指令格式中,采用扩展操作码设计方案的目的是( )。
  51. 关于SRAM和DRAM,下列叙述中正确的是( )
  52. 在CPU执行指令的过程中,指令的地址由( )给出。
  53. 在串行进位的并行加法器中,影响加法器运算速度的关键因素是( )。
  54. ( )可区分存储单元中存放的是指令还是数据。
  55. 多模块存储器所以能高速进行读 / 写,是因为采用( )。
  56. CPU响应中断的时间是( )。
  57. 在DMA方式下,数据从内存传送到外设经过的路径是( )。
  58. 存储器是计算机系统的记忆设备,主要用于( )。
  59. 指令寻址方式有顺序和跳跃两种,采用跳跃寻址方式可以实现( )。
  60. 在采用( )对设备进行编址情况下,不需要专门的I/O指令。
  61. 中断方式的数据交换是由CPU执行中断服务程序完成的。( )
  62. 中断请求的优先级高于DMA请求的优先级。( )
  63. 微指令格式分为水平型和垂直型,水平型微指令的位数较多,用它编写的微程序较短。( )
  64. CPU中保存当前正在执行指令的寄存器是( )。
  65. 通常情况下,一个微程序的周期对应一个( )。
  66. 在微程序控制器中,机器指令与微指令的关系是( )。
  67. 计算机工作的最小时间周期是( )。
  68. 在指令的地址字段中,直接指出操作数本身的寻址方式称为( )。
  69. 下面有关指令系统的说法中,不正确的是( ):
  70. 假定编译器对C源程序中的变量和MIPS中的寄存器进行了以下对应:变量f、g、h、i和j分别分配到寄存器$s0,$s1,$s2,$s3和$s4,并将一条C赋值语句编译后生成如下汇编代码序列:“add $t0,$s1,$s2add $t1,$s3,$s4sub $s0,$t0,$t1“请问这条C赋值语句是   (  )
  71. 指令系统中采用不同寻址方式的目的主要是( )。
  72. 以下四种类型指令中,执行时间最长的是( )。
  73. 以下哪一种情况能使Cache的效率发挥最好?( )
  74. 假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )
  75. 在存储器分层体系结构中,存储器从容量最大到最小的排列顺序是( )
  76. 需要定时刷新的半导体存储器芯片是( )
  77. 某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是 ( )
  78. 16位无符号数所能表示的数值范围是( )。
  79. 设[X]原 = 1.X1X2X3X4,当满足( )时,X > -1/2成立。
  80. 计算机内部的带符号整数大多采用补码表示,以下是关于补码特点的叙述正确的是( )。
  81. 下列编码中,0的表示形式是唯一的是( )。
  82. 在计算机中,通常用来表示主存地址的是( )。
  83. 定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是-2^31-1~2^31-1。( )
  84. 下列关于CPU存取速度的比较中,正确的是( )。
  85. 微型计算机的发展以( )技术为标志。
  86. 到目前为止,大多数计算机采用的是冯诺依曼结构。在冯诺依曼结构的计算机内部指令和数据的存放形式为( )。
  87. 机器字长、指令字长和存储字长三者在数值上总是相等的。( )
  88. 存储字长是指( )。
  89. 处理器和操作系统:是信息技术的基础。( )
  90. 计算机组成是计算机系统的逻辑实现。( )
温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(2) dxwkbang
返回
顶部