1.在原码一位乘法中,(    )。
A:符号位不参加运算  B:符号位不参加运算,并根据运算结果确定结果中的符号  C:符号位参加运算,并根据运算结果改变结果中的符号位  D:符号位参加运算 
答案:AI参考:在原码一位乘法中,选项D:“符号位参加运算”是正确的。原码一位乘法是一种基本的二进制运算,它适用于计算机中指令集的设计。在原码一位乘法中,每一位的符号位和数值位都会参与运算。具体来说,符号位用于表示两个操作数的正负性,而数值位则进行实际的乘法运算。因此,选项D是正确的,而其他选项都与原码一位乘法的规则不符。'
2.

判断以下一组指令中各存在(    )类型的数据相关。

  I1:   LDA R1,A     ;  M(A)→R1,M(A)是存储器单元

  I2:   ADD R2, R1   ; (R2)+(R1)→R2


A:其他选项都不对 B:写后写相关 C:写后读相关 D:读后写相关
答案:AI参考:从给定的指令中看,`LDA R1,A`是读取存储器A的地址对应的值并赋值给R1,这个操作对后续指令中的R2并没有直接影响;而`ADD R2, R1`指令是对R2和R1进行加法运算并将结果存回R2,这个操作对R1也没有直接影响。因此,这两条指令之间并没有形成数据相关。所以,选项A“其他选项都不对”是正确的答案。\n\n注意:在计算机科学中,数据相关是指程序中两个或多个指令之间存在某种依赖关系,这种依赖关系可能导致程序行为的不确定性。在此题中,给出的两个指令没有形成数据相关,即没有一种特定的依赖关系,因此选项BCD都不正确。'
3.下列说法中,合理的是(   )。
A:执行各条指令的机器周期数相同,各机器周期的长度可变  B:执行各条指令的机器周期数可变,各机器周期的长度均匀  C:执行各条指令的机器周期数可变,各机器周期的长度可变  D:执行各条指令的机器周期数相同,各机器周期的长度均匀 
答案:AI参考:正确答案是:D:执行各条指令的机器周期数相同,各机器周期的长度均匀。\n在执行指令的过程中,需要把一条指令分成若干个步骤,每完成一个步骤需要一定的时间,这就是机器周期。如果这条指令被分解成了几个不同的步骤,那么这条指令执行所需的机器周期数就可以发生变化,机器周期的长短也就发生了变化。故本题正确答案为D。'
4.以下叙述中,错误的是(   )。
A:在指令长度相同的情况下,所有指令的取指操作是相同的  B:所有指令的取指操作是相同的  C:取指操作是控制器固有的功能,不需要在操作码控制下完成  D:中断周期是在指令执行完成后出现的 
答案:AI参考:正确答案是C:取指操作是控制器固有的功能,不需要在操作码控制下完成。\n指令长度相同的情况下,取指操作是相同的,因为指令长度相同,所以取指操作所需要的指令地址长度也相同,所以指令取指过程所需的取指次数也相同。中断周期是在指令执行过程中出现的,不是指令执行完成后出现的。因此,选项C描述错误。其他选项都是正确的。因此,正确答案是C。'
5.控制器的全部功能是(   )。
A:都不对  B:从主存中取出指令并完成指令操作码译码  C:从主存中取出指令、分析指令并产生有关的操作控制信号  D:产生时序信号 
答案:AI参考:正确答案是C:从主存中取出指令、分析指令并产生有关的操作控制信号。\n控制器是整个计算机的神经中枢,它对输入的指令进行分析、综合、控制各部件实现一定的工作顺序和工作方式,以及按指令的功能要求进行相应的操作运算,产生各种控制信号,驱动计算机的各个部件执行指令,实现程序的执行。所以控制器的全部功能是从主存中取出指令、分析指令并产生有关的操作控制信号。选项C符合题意。故选C。'
6.完整的计算机系统应包括(   )。
A:主机和应用程序                 B:外部设备和主机 C:运算器、存储器、控制器         D:配套的硬件设备和软件系统答案: 
答案:AI参考:D:配套的硬件设备和软件系统。\n\n完整的计算机系统应包括配套的硬件设备和软件系统。计算机硬件是计算机的物理设备,包括中央处理器、内存、输入输出设备等;计算机软件是计算机的程序和数据,包括操作系统、应用软件、工具软件等。这两部分共同构成了完整的计算机系统,其中软件是计算机系统的核心。'
7.计算机的存储系统是指(   )。
A:RDM  B:主存储器  C:RAM  D:Cache、主存储器和外存储器 
答案:AI参考:正确答案是D:Cache、主存储器和外存储器。\n计算机的存储系统是指Cache、主存储器和外存储器。计算机的存储系统是计算机的重要组成部分,包括内存储器(主存储器)和外存储器以及高速缓冲存储器。其中,主存储器是直接与中央处理器相连接的存储器,负责存放程序和数据,其速度与中央处理器相近;外存储器用于存放暂时不用的程序和数据,其特点是容量大、速度快,但价格昂贵;高速缓冲存储器是为了解决主存与辅助存储器之间速度不匹配问题而设置的。因此,本题的正确答案是Cache、主存储器和外存储器。'
8.如果浮点数的尾数用补码表示,则下列(   )中的尾数是规格化数形式。
A:1.11000  B:0.01010  C:1.00010  D:0.01110 
答案:AI参考:正确答案是C:1.00010。\n\n在补码表示法中,规格化浮点数是指尾数部分的正负号不变,且尾数的绝对值大于等于0且小于1。根据选项中的数字,只有C选项符合这个条件,因此C选项是规格化浮点数形式。A、B、D选项的尾数部分绝对值都大于1,因此它们不是规格化浮点数形式。'
9.

有一个16 K x 16位的存储器,由1K x4位的DRAM芯片构成(芯片是64 x64结构)。若芯片内连续编址, 哪几位用于片内选址?


A:A0-A12 B:A0-A10 C:A0-A9 D:A0-A11
答案:AI参考:答案:B\n\n解析:\n\n每个芯片的地址线A0-A11用于片内寻址,16K x 16位的存储器共需要32个芯片,所以需要A0-A10用于片内寻址。'
10.补码定点整数0101 0101左移两位后的值为(   )。
A:0101 0100  B:0101 0101  C:0100 0111  D:0100 0110 
答案:AI参考:答案:C\n推理过程:首先根据题目补码定点整数的特性可知原值为15(01010101)。然后根据移位指令规则可知左移两位后的值为16-1=15的二进制表示,即01000111。因此,本题答案为C选项。'
11.中断响应是在(   )。
A:一条指令执行的任何时刻  B:一条指令执行中间  C:一条指令执行开始  D:一条指令执行之末  12.

将27/64表示成IEEE754标准的32位浮点规格化数为(  )


A:1011 1110 1101 0000 0000 0000 0000 0000 B:0011 1110 1101 0000 0000 0000 0000 0000 C:1011 1110 1101 1000 0000 0000 0000 0000 D:0011 1110 1101 1000 0000 0000 0000 0000 13.下列关于磁盘的说法中,错误的是(   )。
A:RAID技术可以提高磁盘的磁记录密度和磁盘利用率  B:未格式化的硬盘容量要大于格式化后的实际容量  C:本质上,U盘(闪存)是一种只读存储器  D:计算磁盘的存取时间时,“寻道时间”和“旋转等待时间”常取其平均值  14.在DMA方式下,数据从内存传送到外设经过的路径是(   )
A:内存一CPU一外设  B:内存一数据总线一DMAC一外设  C:内存一数据总线一数据通路一外设  D:内存一数据通路一数据总线一外设  15.下列说法中,正确的是(   )。
A:半导体RAM信息可读可写,且断电后仍能保持记忆  B:DRAM是易失性RAM,而SRAM中的存储信息是不易失的  C:半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的  D:半导体RAM是非易失性的RAM  16.在统一编址的方式下,区分存储单元和I/0设备是靠(   )
A:不同的地址码  B:不同的地址线  C:不同的控制线  D:不同的数据线  17.若采用双符号位,则两个正数相加产生溢出的特征时,双符号位为(   )。
A:11  B:10  C:01  D:00  18.主存通过(   )来识别信息是地址还是数据。
A:控制单元(CU)  B:总线的类型  C:存储器数据寄存器(MDR)  D:存储器地址寄存器(MAR)  19.CPU中通用寄存器的位数取决于(   )。
A:都不对  B:机器字长  C:存储器的容量  D:指令的长度  20.在串行进位的并行加法器中,影响加法器运算速度的关键因素是(   )。
A:元器件速度  B:各位加法器速度的不同  C:进位传递延迟  D:门电路的级延迟  21.采用规格化的浮点数最主要是为了(   )。
A:增加数据的表示精度  B:方便浮点运算  C:增加数据的表示范围  D:防止运算时数据溢出  22.为使虚拟存储系统有效地发挥其预期的作用,所运行的程序应具有的特性是(   )。
A:不应含有过多的I/O操作  B:顺序执行的指令不应过多  C:大小不应小于实际的内存容食  D:应具有较好的局部性  23.在现代微机主板上,采用局部总线技术的作用是(   )
A:构成紧揭合系统  B:抑制总线终端反射  C:节省系统的总带宽  D:提高抗干扰能力  24.用1位奇偶校验能检测出1位主存错误的白分比为(   )。
A:0%  B:无法计算  C:100%  D:50%  25.在多道程序设计中,最重要的寻址方式是(   )。
A:相对寻址  B:立即寻址  C:按内容寻址  D:间接寻址  26.以下各项中,(   )是同步传输的特点。
A:总线长度较长  B:总线周期长度可变  C:需要应答信号  D:各部件的存取时间比较接近  27.ALU作为运算器的核心部件,其属于(   )。
A:控制器  B:时序逻辑电路  C:组合逻辑电路  D:寄存器  28.在指令格式中,采用扩展操作码设计方案的目的是(   )。
A:保持指令字长度不变而增加指令的数量  B:增加指令子长度  C:减少指令字长度  D:保持指令字长度不变而增加寻址空间  29.下列描述中,不符合RISC指令系统特点是(   )。
A:选取使用频率最高的一些简单指令,以及很有用但不复杂的指令  B:寻址方式种类尽量减少,指令功能尽可能强  C:增加寄存器的数目,以尽量减少访存次数  D:指令长度固定,指令种类少  30.下列关于补码除法说法正确的是(   )。
A:其余都不对  B:补码不恢复除法中,够减商0,不够减商1  C:补码不恢复除法中,够减商1,不够减商0  D:补码不恢复余数除法中,异号相除时,够减商0,不够减商1  31.中断响应由高到低的优先次序宜用(  )。
A:访管一程序性一机器故障  B:访管一程序性一重新启动  C:程序性一I/O一访管  D:外部一访管一程序性  32.四位机器内的数值代码,则它所表示的十进制真值可能为(   )。Ⅰ.16   Ⅱ.-1   Ⅲ.-8   Ⅳ.8
A:Ⅱ、Ⅳ  B:Ⅰ、Ⅱ、Ⅲ  C:只有Ⅳ  D:Ⅱ、Ⅲ、Ⅳ  33.采用虚拟存储器的主要目的是(   )。
A:扩大主存储器的存储空间  B:扩大外存储器的存储空间  C:提高主存储器的存取速度  D:提高外存储器的存取速度  34.间址周期结束时,CPU内寄存器MDR中的内容为(   )。
A:指令  B:操作数  C:无法确定  D:操作数地址  35.下列各类存储器中,不采用随机存取方式的是(   )。
A:EPROM  B:CD-ROM  C:DRAM  D:SRAM  36.下列一地址运算类指令的叙述中,正确的是(   )
A:一定有两个操作数,其中一个操作数是隐含的  B:可能有一个操作数,也可能有两个操作数  C:仅有一个操作数,其地址由指令的地址码提供  D:指令的地址码字段存放的一定是操作码  37.8位原码能表示的不同数据有(   )。
A:255  B:256  C:15  D:16  38.用海明码来发现并纠正1位错,信息位为8位,则检验位的位数为(   )。
A:4  B:3  C:1  D:8  39.在计数器定时查询方式下,正确的描述是(   )。
A:各设备获得总线控制权的机会均等  B:越靠近控制器的设备,优先级越高  C:各设备的优先级相等  D:总线设备的优先级可变  40.5位二进制定点小数,用补码表示时,最小负数是(   )。
A:1.0000  B:1.111  C:0.111  D:1.0001  41.在大量数据传送过程中,常用且有效的检验法是(   )。
A:奇校验  B:偶校验  C:海明码校验  D:CRC  42.兼容性微命令指几个微命令是(   )。
A:可以同时出现的  B:可以相互代替的  C:可以相继出现的  D:可以相处容错的  43.为了缩短指令中某个地址段的位数,有效的方法是采取(   )。
A:间接寻址  B:变址寻址  C:寄存器寻址  D:立即寻址 

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(7) dxwkbang
返回
顶部