提示:内容已经过期谨慎付费,点击上方查看最新答案

数字电子技术(山东联盟-泰山学院)

  1. 下面对电路的描述正确的是

    image.png


  2. A:这是一个上升沿触发的D触发器,异步置位复位端低电平有效 B:这是一个上升沿触发的RS触发器,异步置位复位端低电平有效 C:这是一个上升沿触发的D触发器,异步置位复位端高电平有效 D:这是一个主从结构的D触发器,异步置位复位端高电平有效
    答案:这是一个上升沿触发的D触发器,异步置位复位端高电平有效AI参考:通过对问题中四个选项进行分析,正确答案是C:这是一个上升沿触发的D触发器,异步置位复位端高电平有效。电路图中的器件为74LS173芯片,这是一种双四位D触发器,每个时钟周期触发器会改变输出状态一次。其中异步置位/复位端(DQM)高电平有效,即置位/复位信号需要在同一个时钟周期中有效。根据题目中的描述,异步置位复位端低电平有效是错误的,因此排除选项A和B。选项D中的主从结构的D触发器描述也不准确,因此排除。因此,正确答案是C选项。'
  3. 逻辑函数 的反函数 = ( )

  4. A: B: C: D:
    答案:1AI参考:答案:C推理过程:反函数是将原函数的变量交换位置,即原函数的输入变为输出,输出变为输入。所以,原函数的反函数就是将原函数的输出和输入交换位置。逻辑函数中,当所有逻辑函数式都满足逻辑运算规则时,那么其反函数也一定满足逻辑运算规则。因此,选项C为正确答案。反函数图形和原函数图形关于Y=X对称。所以原函数与反函数都表示相同意义的运算或判断,只是表达方式不同而已。需要注意的是,反函数并不是一个具体的函数,而是一个概念,它表示的是原函数的输入和输出之间的对应关系。因此,无法给出一个具体的反函数图像。'
  5. 按正逻辑体制,与下面真值表相对应的逻辑门应是

    输入

    输出

    输入

    输出

    A  B

    F

    A  B

    F

    0  0

       0

    1  0

       0

    0  1

       0

    1  1

       1



  6. A:与门 B:异或门 C:同或门 D:或门
    AI参考:正确选项是“D:或门”。根据题目中的真值表,当输入为“0 0”时,输出为“0”,当输入为“0 1”时,输出为“1 1”,只有或门的逻辑特性符合这一规律。而其他选项(A、B、C)的逻辑特性均不符合题目中的真值表。'
  7. 对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=( )

  8. A: B:1 C1 C:不确定 D:Qn
    答案:0
  9. 4位输入的二进制译码器,其输出应有( )位

  10. A:4 B:8 C:1 D:16
    答案:16
  11. 得到最大计数长度是2n的计数器需要(   )个触发器构成


  12. A: 2n-1 B:2n C:2 D:n
    答案:NAI参考:正确选项为【B:2n】。计数器的最大计数长度为2n,即最大计数值为2n,这意味着计数器的计数范围为0到2n-1。为了实现这个计数范围,需要n个触发器来实现0到n-1的计数,然后再需要n个触发器来实现n到2n-1的计数。因此,总共需要2n个触发器。所以选项B为正确答案。'
  13. 对于T′触发器,若原态Q=1,次态Qn+1=( )


  14. A:0 B:不确定 C:1  D:Q

  15. 对于T′触发器,若原态Q=1,次态Q*=( )

  16. A:0 B:Q C:1 D:不确定

  17. 下图中满足 的触发器是(       )。


  18. A:D B:C C:A D:B
    AI参考:正确选项是C:A。根据题目中的公式和图片,可以发现这是一个触发器,它的表达式为:Q^(n+1)=1,即Q的n+1次方等于1。根据触发器的特点,我们可以得出答案为A。因此,正确选项为C。'
  19. 8-3线优先编码器(74LS148)中,8条输入线同时有效时,优先级最高为 线,此时 输出( )

  20. A:010 B:000 C:101 D:111

  21. 以下表达式中符合逻辑运算法则的是


  22. A:A+1=1 B:0<1 C: D:1+1=10

  23. RS触发器的约束条件是( )。

  24. A:RS=0 B: C: D:RS=1
    AI参考:正确选项是【D:RS=1】。RS触发器是一种具有两个稳定状态的功能器件,它有两个输入端(R和S),触发器的状态(是0还是1)取决于两个输入信号的电平。根据RS触发器的定义和原理,约束条件是RS=1,即当R和S都为高电平时,触发器处于稳定状态,也就是我们常说的“0”状态。如果RS不满足这个条件,触发器就会进入不稳定状态,无法保持记忆功能。因此,正确选项为D:RS=1。'
  25. 欲获得一个数字系统的时钟脉冲源,应采用以下(    )电路。


  26. A:施密特触发器 B:多谐振荡器 C:单稳态触发器 D:D触发器
    AI参考:正确选项是【B:多谐振荡器】。多谐振荡器是一种不需要输入时钟信号,能够自行产生周期性矩形脉冲信号的电路,这种电路产生的脉冲信号的频率与电路的RC参数有关,具有正余弦波形,振荡器的脉冲为方波,也称为矩形脉冲。因此,它常常被用在微机原理或接口技术中作为CPU的时钟源。因此,本题选B为正确答案。'
  27. 下列选项中属于8421BCD码的是

  28. A:1101 B:0100 C:1100 D:1110
    AI参考:正确选项是C:1100。8421BCD码是一种二进制编码系统,其中每一位上的数字都代表一个特定的数值范围。在这个编码系统中,每一位上的数字可以表示从0到7的八个数字中的一个。选项C中的数字1100在8421BCD码中表示的是十进制中的数字4。而选项A中的数字1101在8421BCD码中表示的是十进制中的数字5,选项B中的数字0100在8421BCD码中表示的是十进制中的数字0,选项D中的数字1110在8421BCD码中表示的是十进制中的数字3。因此,选项C是唯一一个属于8421BCD码的选项。'
  29. 对于D触发器,若原态Q=0,欲使新态Qn+1=1,应使输入D= ( )

  30. A:Q B:1 C:0 D:不确定

  31. 数据分配器一般有( )个输入端,有2n个输出端

  32. A:n B:2n C:n-1 D:1

  33. 某电视机水平-垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要(         )个触发器


  34. A:31500 B:525 C:10 D:60

  35. 将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为

  36. A:保持 B:编码 C:量化 D:采样

  37. 下图所示的电路的输出为( )

  38. A: B: C: D:
    AI参考:正确选项是【B】。这个电路是一个简单的并联电路,其中两个电阻并联在一起,电流会通过这两个电阻,最终形成一个输出电流。由于两个电阻是并联的,所以它们的电流会相互叠加,形成一个总电流。在这个图中,输出电流等于两个电阻的电流之和。因此,正确答案是B选项,即输出电流为总电流。'
  39. 用四选一数据选择器实现函数 ,应使( )

  40. A:D0=D2=0,D1=D3=1 B:D0=D1=0,D2=D3=1 C:D0=D2=1,D1=D3=0 D:D0=D1=1,D2=D3=0

  41. 下列函数中表示为最小项表达式形式的是( )。

  42. A: B: C:Y =ABC+ACD D:Y=A+BC

  43. 以下哪个电路具有记忆功能(

  44. A:施密特触发器 B:单稳态触发器 C:多谐振荡器 D:JK触发器

  45. 石英晶体多谐振荡器的突出优点是

  46. A:速度高 B:输出波形边沿陡峭 C:电路简单 D:振荡频率稳定
    AI参考:正确答案是D:振荡频率稳定。石英晶体多谐振荡器的突出优点是振荡频率稳定,这是由其采用石英晶体作为振荡元件所决定的。石英晶体具有极高的机械品质因数,其固有频率受环境温度影响很小,因此石英晶体多谐振荡器具有很高的频率稳定性。其他选项如速度高、输出波形边沿陡峭、电路简单虽然也是石英晶体多谐振荡器的优点,但不是其最突出的优点。'
  47. 若各门电路的输入均为AB,且A=1B=0;则与门的输出为(  ),或门的输出为(  ),异或门的输出为(  )


  48. A:1  1  0 B:1  0  0 C:1  1  1 D:0  1  1

  49. 一个二进制译码器若有128个译码输出端,则译码输入端有( )个

  50. A:6 B:8 C:7 D:5

  51. 在不影响逻辑功能的情况下,CMOS或非门的多余输入端可


  52. A:通过电阻接电源 B:接低电平 C:接高电平 D:悬空

  53. 对于T触发器,若原态Q=1,欲使次态Qn+1=1,应使输入T=( )

  54. A: B:1 C:Q D:不确定

  55. 逻辑函数 ,其对偶函数为:( )

  56. A: B: C: D:
    AI参考:对偶函数是将逻辑函数的某个逻辑项或某些项对换位置后,逻辑关系不变,这种变换称为对偶变换。从给定的逻辑函数图中可以看出,该逻辑函数只有一个最小项(A1B0C0D0)出现次数为偶数,其它项出现次数均为奇数,所以对偶函数为:D。因此,正确答案是D。'
  57. 若在编码器中有50个编码对象,则输出二进制代码位数至少需要( )位

  58. A:50  B:10 C:6 D:5

  59. 以下电路中常用于总线应用的有

  60. A:漏极开路门 B:OC门 C:CMOS与非门 D:三态门

  61. 对电路描述正确的是(   )。



  62. A:电路采取的是整体置数方式 B:两片之间是并行进位方式 C:两片之间是串行进位方式 D:电路采取的是整体置零方式
    AI参考:正确选项是【AB】。根据题目中的图片和描述,电路采取的是整体置数方式,即通过一片电路对数据进行整体置数操作,而不是通过逐位进行置数操作。同时,电路中的两片之间是并行进位方式,即进位信号是通过并行方式传递的,而不是串行方式。因此,选项A和B是正确的描述。选项C和D则与题目描述不符。'
  63. 以下能用555定时器构成的电路是

  64. A:单稳态触发器 B:多谐振荡器 C:JK触发器 D:施密特触发器

  65. TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”

  66. A:通过电阻3.2kΩ接地 B:悬空 C:通过电阻3.2kΩ接电源 D:通过电阻200Ω接地
    AI参考:正确选项为 **A:通过电阻3.2kΩ接地**在正逻辑系统中,输入逻辑"1"通常表示高电平,即大于电源电压的部分。对于TTL电路,通常通过外部电阻将输入电平拉高到高电平,通常为3.5V到4.5V之间。通过电阻3.2kΩ接地可以将输入电平拉低到地电平,即逻辑"0"。悬空和通过电阻3.2kΩ接电源通常会导致输入电平不确定,处于高阻态,不是逻辑"1"。而通过电阻200Ω接地,电阻太小可能导致电流过大,损坏芯片。所以选项A是通过电阻3.2kΩ接地,相当于输入逻辑"1"。'
  67. 基本RS触发器的功能有哪些?

  68. A:置0 B:翻转 C:置1 D:保持
    AI参考:正确选项为【A:置0 ,C:置1】。基本RS触发器有两个输入端和两个输出端,其中R和S是两个控制输入,当R=1且S=0时,基本RS触发器处于置0状态;当R=0且S=1时,基本RS触发器处于置1状态。在其余情况下,基本RS触发器会保持其原有状态。因此,选项A和C是基本RS触发器的主要功能。'
  69. 表征A/D转换器性能的重要指标是


  70. A:量化误差 B:转换速度 C:转换误差 D:分辨率

  71. 逻辑变量的取值1和0可以表示


  72. A:电流的有、无 B:电位的高、低 C:真与假 D:开关的闭合、断开

  73. 在下列器件中,属于时序逻辑电路的是

  74. A:环形计数器 B:节拍脉冲发生器 C:序列信号检测器 D:数值加法器

  75. 下面可以使或非门输出为0的是

  76. A:A=1,B=1 B:A=0,B=1 C:A=1,B=0 D:A=0,B=0

  77. 若利用74LS160置数法构成6进制计数器,集成块各引脚如何设置。


  78. A: LD′=(Q2Q0)′ B:EP、ET接高电平1 C:D3D2D1D0都接地 D: RD′接高电平1
    AI参考:正确选项是【多选题】: A: LD′=(Q2Q0)′ B: EP、ET接高电平1。集成块各引脚设置如下:* LD′ (即时钟输入端) 接高电平1,因为我们需要计数器在时钟上升沿时进行计数。* EP (清零端) 和 ET (置数端) 都接高电平1,因为我们要利用74LS160构成6进制计数器,计数到6时会溢出,需要清零和置数操作。* D3、D2、D1、D0 (数据输入端) 接地,表示输入的是低位6进制数。* RD′ (使能端) 可以接高电平1或低电平0,在这里我们选择接高电平1,表示在时钟上升沿时计数器能正常工作。需要注意的是,这里的选项A和B选项有些许不同,具体需要根据题目要求选择。但整体上,选项A和B是正确的设置方式。'
  79. 以下哪些是主从JK触发器的功能


  80. A:置0 B:不定 C:置1 D:保持
    AI参考:正确选项为ABCD。主从JK触发器具有四种状态转换特性,分别是置0、不定、置1和保持。具体来说:* 当输入信号J为0、K为1时,主从JK触发器会置0;* 当输入信号J为1、K为0时,主从JK触发器会保持原状态;* 当输入信号J和K都为1时,主从JK触发器会置1;* 如果没有输入信号或者输入信号不满足上述条件,主从JK触发器会处于不定状态。因此,所有选项都是主从JK触发器的功能。'
  81. 逻辑函数的常用表示方法有

  82. A:真值表 B:逻辑表达式 C:逻辑图 D:波形图 E:卡诺图

  83. 单稳态触发器的主要用途是

  84. A:鉴幅 B:整形 C:延时 D:定时

  85. 用来描述时序逻辑电路的三个方程分别是

  86. A:驱动方程 B:函数方程 C:输出方程 D:状态方程

  87. 在数字电路中,常用的计数制除十进制外,还有


  88. A:十二进制 B:十六进制 C:八进制 D:二进制

  89. 求一个逻辑函数F的对偶式,可将F中的


  90. A:原变量换成反变量,反变量换成原变量 B:变量不变 C:“·”换成“+”,“+”换成“·” D:常数中“0”换成“1”,“1”换成“0”

  91. 时序逻辑电路分析的关键是求出状态方程,把驱动方程代入特性方程得到状态方程

  92. A:错 B:对

  93. 主从结构的触发器在每个时钟周期里输出端的状态只能改变一次

  94. A:错 B:对

  95. 时序逻辑电路可以没有输入变量,但必须包含存储电路


  96. A:错 B:对
    AI参考:答案是B:对。根据题目描述,时序逻辑电路可以没有输入变量,但必须包含存储电路。这意味着时序逻辑电路需要存储先前时刻的状态信息,以便在下一个时刻进行比较和输出。因此,答案为B,即时序逻辑电路必须有输入变量,并且需要包含存储电路。'
  97. CMOS或非门与TTL或非门的逻辑功能完全相同。


  98. A:对 B:错

  99. D/A转换器的位数越多,转换精度越高

  100. A:对 B:错

  101. 单稳态触发器的暂稳态维持时间用tw表示,与电路中的RC无关


  102. A:对 B:错

  103. 触发器有两个暂稳态,分别用来存储二进制数0和1

  104. A:错 B:对

  105. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )

  106. A:对 B:错

  107. 扇出系数为灌电流工作时的扇出系数与拉电流工作时的扇出系数中较大的一个

  108. A:对 B:错

  109. 在数字电路中,将公共数据线上的信号根据需要送到多个不同通道上去的逻辑电路称为数据选择器

  110. A:错 B:对

温馨提示支付 ¥2.35 元后可查看付费内容,请先翻页预览!
点赞(1) dxwkbang
返回
顶部