广西师范大学
- 移位运算对计算机来说的实用价值是可以采用移位和加法相结合,实现乘(除)运算 。
- 存储芯片的字位扩展方法是:首先进行字扩展,然后进行位扩展。
- 已知X=-0.10110,Y=-0. 00001,则X+Y产生溢出。
- 不定长记录格式可根据需要来决定记录块的长度。
- 替换机构是决定如何将主存地址变换为Cache地址时使用的机制。
- 一个指令周期可包含多个CPU周期,一个CPU周期可包含若干个机器周期。
- RISC普遍采用微程序控制器。
- 为了充分利用存储器空间,指令的长度通常可取字节的整数倍。
- 磁光存储技术常被称为第二代光存储技术,主要特点是不能把内容抹掉重新写新内容。
- RISC采用复杂的指令系统,来达到增强计算机的功能、提高机器速度的目的。
- 影响指令流水线效率的原因有()。
- 指令的操作数一般可存放在()中。
- 以下指令属于程序控制指令有()。
- 常用的度量指令流水线性能的指标有()。
- 下列描述不同码制机器数算数移位后的空位添补规则正确的是 。
- 同步控制方式的三种方式是()。
- 常用的Cache块替换算法有()。
- 微小型机多采用()混合方式的指令格式。
- 下列对顺序寻址方式说法正确的是()。
- 在冯诺依曼机体系架构中,CPU的基本组成包含()。
- 一个完整的指令周期中,()为可选项。
- 在总线的定时中,信息传送过程是()。
- 定长记录格式的磁盘寻址由()组成。
- 数据传送指令主要在()之间进行数据传送。
- CPU必须具备()处理中断等的功能。
- 在设计指令格式时应该考虑的因素包括( ) 。
- 指令系统性能的规整要求主要是指()。
- 以下寻址方式中,属于数据寻址的是( )。
- 磁盘存储器由()三部分组成。
- 微程序控制器主要包含()三大部件。
- 操作数在寄存器中,为()寻址方式。
- ()属于软件排队法。
- ()指的是存储单元中二进制代码的位数。
- 程序控制类指令的功能是()。
- 运算类指令的寻址与转移类指令的寻址不同点在于()。
- 运算器执行加法操作时,ACC寄存器中存放的是()。
- 异步控制常用于()作为其主要控制方式。
- 主存和CPU之间增加高速缓冲存储器的目的是()。
- 在整数定点机中,下述第()种说法是正确的。
- 某计算机存储器按字编址(16位),读取这条指令后,PC的值自动加1,则说明该指令的长度是()个字节。
- DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作()。
- 若[X]反=1.1011,则X=
- 在磁盘存储器中,查找时间是()。
- CPU响应中断的时间是()。
- 若十进制数为37.25,则相应的二进数是()。
- 设机器字长为64位,存储容量为128MB,若按字编址,它的寻址范围是()。
- 主存储器中存放的是计算机正在执行的程序和()。
- 现在普遍采用()来衡量CPU运算速度。
- DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作()。
- 时序信号的体制是()。
- ()指的是存放二进制信息的总数量。
- 两个n(n%2=0)位数,进行原码两位乘,需要的移位次数和做多的加法次数为 。
- 设变址寄存器为X,形式地址为D,某机具有先间址后变址的寻址方式,则这种寻址方式的有效地址是()。
- 下列和指令字长无关的是( ) 。
- 在下列因素中,与Cache的命中率相关的是()。
- 外部设备接口是指()。
- 信息只用一条传输线,且采用脉冲传输的方式是()。
- 在浮点机中,判断原码规格化形式的原则是()。
- 某机器字长16位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()
- 冯·诺依曼结构计算机中的指令和数据按()寻址。
A:错 B:对
答案:A
A:错 B:对
答案:错
A:对 B:错
答案:错
A:对 B:错
答案:对
A:错 B:对
答案:错
A:对 B:错
答案:错
A:错 B:对
答案:对
A:错 B:对
答案:对
A:错 B:对
答案:错
A:对 B:错
A:指令的串行执行 B:相关性引起的冲突 C:指令流水结构引起的冲突 D:指令取指速度与执行速度不匹配引起的冲突
A:寄存器 B:堆栈或外围设备 C:主存 D:指令
A:条件转移指令 B:中断指令 C:转子指令 D:无条件转移指令
A:MIPS B:加速比 C:吞吐率 D:效率
A:负数的补码左移后的空位用0添补 B:正数的原码、补码、反码移位后的空位用0添补 C:负数的原码移位后的空位用0添补 D:负数的补码右移后的空位用1添补
A:不存在基准时标信号的方式 B:采用定长的机器周期的方式 C:采用不定长的机器周期的方式 D:中央控制和局部控制相结合方式
A:先进先出算法 B:近期最多使用算法 C:随机法 D:近期最少使用算法
A:三地址 B:零地址 C:二地址 D:一地址
A:顺序寻址由程序计数器记录所要执行指令的地址 B:顺序寻址的程序计数器内容由本条指令给出 C:顺序寻址是指当程序执行的流向发生变化时,指令的寻址方式 D:顺序寻址是指当程序执行的流向不发生变化时,指令的寻址方式
A:片内Cache B:运算器 C:执行器 D:控制器
A:执行子周期 B:取指子周期 C:间址子周期 D:中断子周期
A:寻址 B:状态返回 C:信息传送 D:请求总线 E:总线仲裁
A:磁道号 B:台号 C:盘面号 D:扇区号
A:主存与主存 B:寄存器与主存 C:其余选项都不是 D:寄存器与寄存器
A:时间控制 B:数据加工 C:操作控制 D:指令控制
A:寻址方式 B:操作类型 C:寄存器个数 D:数据类型
A:指令格式和数据长度的一致性 B:一种操作性质的指令可以支持各种数据类型 C:指令和数据的使用规则统一,易学易记 D:所有的指令都可使用各种寻址方式
A:指令寻址 B:顺序寻址 C:变址寻址 D:间接寻址
A:磁盘驱动器 B:盘片 C:磁盘控制器 D:磁头
A:微指令寄存器 B:数据寄存器 C:地址转移逻辑 D:控制存储器
A:直接 B:寄存器直接 C:寄存器间接 D:立即
A:中断服务程序入口地址寻找 B:链式排队器 C:集中在CPU内的排队器 D:编写查询程序
A:存储字 B:存储单元 C:存储字长
A:进行主存与CPU之间的数据传送 B:进行主存与I/O设备之间的数据传送 C:进行算术运算和逻辑运算 D:改变程序执行的顺序
A:前者取操作数,后者决定程序转移地址 B:后者是长指令,前者是短指令 C:前者是长指令,后者是短指令 D:后者取操作数,前者决定程序转移地址
A:被加数 B:加数 C:被加数和 D:被加数部分和
A:微程序控制器中 B:在单总线结构计算机中访问主存于外围设备时 C:组合逻辑控制的CPU中 D:微型机的CPU控制中
A:扩大主存容量 B:解决CPU和主存之间的速度匹配问题 C:扩大辅存容量 D:既扩大主存容量,又提高了存取速度
A:三种机器数均可表示 -1 B:原码和反码不能表示 -1,补码可以表示 -1 C:三种机器数均不可表示-1 D:三种机器数均可表示 -1,且三种机器数的表示范围相同
A:2 B:4 C:1 D:3
A:DMA与CPU交替访问 B:周期挪用 C:DMA D:停止CPU访问主存
A:-0.0101 B:-0.1011 C:-0.0100 D:0.1011
A:其余选项均不正确 B:在扇区中找到要找的数据所需的时间 C:在磁道上找到要找的扇区所需的时间 D:使磁头移动到要找的柱面上所需的时间
A:取指周期结束 B:外设提出中断 C:一条指令执行结束
A:100110.01 B:100101.1 C:100101.01 D:110101.01
A:16M B:16MB C:32M
A:等待处理的数据 B:正在处理的数据 C:全部数据
A:普遍法 B:吉普森法 C:单位时间内执行指令的平均条数衡量 D:机器运行速度
A:DMA与CPU交替访问 B:DMA C:停止CPU访问主存 D:周期挪用
A:主状态周期-节拍电位 B:电位-脉冲制 C:节拍电位-节拍脉冲 D:主状态周期-节拍电位-节拍脉冲
A:存储字 B:存储体 C:存储容量 D:存储单元
A:n/2+1,n/2 B:n/2+1,n/2+1 C:n/2, n/2+1 D:n/2,n/2
A:EA=(X)+(D) B:EA=(X)+D C:EA=X+(D) D:EA=((X)+D)
A:数据总线宽度 B:操作数地址的长度 C:操作码的长度 D:操作数地址的个数
A:主存的存取周期 B:Cache的容量 C:主存的存取时间 D:主存的容量
A:主存与外围设备之间的逻辑部件 B:CPU与系统总线之间的逻辑部件 C:运算器与外围设备之间的逻辑部件 D:系统总线与外部设备之间的逻辑部件
A:并行传输 B:并串行传输 C:串行传输 D:分时传输
A:阶符与数符不同 B:尾数的第一数位为1,数符任意 C:尾数的符号位与第一数位不同 D:尾数的符号位与第一数位相同
A:(1/2)-15 B:2-15 C:216 D:2-1
A:操作数 B:指令 C:地址 D:数据
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!