第八章单元测试
组合逻辑电路在结构上( )
- 能够实现1位二进制带进位加法运算的是( )。
3-8线译码器74LS138,当控制端使其处于不译码状态时,各输出端的状态为( )。
- 2-4线译码器有( )。
- 74LS138的输出有效电平是( )电平。
- 组合逻辑电路由门电路组成,它的特点是( )
- 组合逻辑电路的设计过程是( )
- 用文字、符号或者数码表示特定对象的过程称为编码。( )
- 译码是编码的逆过程,是将每一个代码的信息“翻译”出来,即将每一个代码译为一个特定的输出信号。( )
- 在二进制译码器中,如果输入代码有n位,那么就有2n个输出信号,每一个输出信号都对应了输入代码的一种状态,这种译码器又称为变量译码器,因为它可以译出输入变量的全部状态。( )
A:由门构成且无反馈 B:由门构成可以有反馈
C:含有记忆元件 D:全部都对
答案:由门构成且无反馈
A:半加器 B:加法器 C:运算器
D:全加器
A:为0为1状态都有 B:全为1状态
C:全部选项说法都不对 D:全为0状态
A:8条输入线,2条输出线
B:2条输入线,8条输出线 C:4条输入线,2条输出线
D:2条输入线,4条输出线
A:任意
B:三态 C:高 D:低
A:与以前的状态无关
B:输出仅取决于当前的输入 C:组合逻辑电路无记忆功能 D:输入由输出决定
A:写出逻辑函数表达式(或填写卡诺图)
B:画出逻辑电路图
C:列出真值表
D:化简、变换表达式
E:根据逻辑关系设置变量及状态
A:错 B:对
A:错 B:对
A:对 B:错
温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!