1.同步控制是( )。
A:只适用于外围设备控制的方式 B:所有指令执行时间都相同的方式 C:只适用于CPU控制的方式 D:由统一时序信号控制的方式
答案:AI参考:正确答案是D:由统一时序信号控制的方式。\n同步控制是由统一时序信号控制的方式,适用于对整个系统进行控制。因此,选项D是正确答案。其他选项都不适用于外围设备控制、指令执行时间都相同或只适用于CPU控制的方式。'
2.中断向量地址是( )。
A:中断服务例行程序入口地址 B:中断服务例行程序入口地址的指示器 C:子程序入口地址 D:中断返回地址字段来控制产生后继微指令地址
答案:AI参考:正确答案是A:中断服务例行程序入口地址。中断向量是一个地址,它指向了中断服务程序的入口。这个入口地址通常是由硬件自动设置的,通常是在处理中断时,由中断控制器提供。因此,选项A是正确的答案。选项B和C是描述中断向量的一部分,但不是它的本质含义。选项D则是一个实现中断的方式,不是中断向量本身。'
3.存储器的技术指标有存储容量、( )
A:存储器带宽 B:存取时间 C:位价格 D:存储周期
答案:AI参考:正确选项为:存储容量、存取时间、位价格、存储周期。\n\n存储器的技术指标包括存储容量、存取时间、存储周期、位价格等。其中,存储容量是指存储器可以存储的数据量,通常以字节(Byte)、千字节(KB)、兆字节(MB)、吉字节(GB)等为单位进行计量。存取时间是指存储器进行读写操作的时间,包括读取时间和写入时间。存储周期是指存储器的工作频率和连续读写操作的间隔时间。位价格则是指每位的存储器成本。因此,题目中要求选出的四个选项都是存储器的技术指标。'
4.磁盘、磁带属于磁表面存储器,特点是( ),因此在计算机系统中作为辅助大容量存储器使用。
A:存储容量大 B:位价格低 C:记录信息永久保存 D:存取速度较慢
答案:存储容量大###位价格低###记录信息永久保存###存取速度较慢
5.磁盘存储器的主要技术指标有:存储容量、( )。
A:数据传输速率 B:找道时间 C:平均存取时间 D:存储密度
答案:平均存取时间
6.关于堆栈的描述中( )是正确的。
A:堆栈是一种特殊的数据寻址方式,采用“先进后出”原理 B:堆栈是一种特殊的数据寻址方式,采用“后进后出”原理 C:堆栈按结构不同,分为寄存器堆栈和存储器堆栈 D:堆栈是一种特殊的数据寻址方式,采用“先进先出”原理
答案:堆栈按结构不同,分为寄存器堆栈和存储器堆栈; 堆栈是一种特殊的数据寻址方式,采用“先进后出”原理
7.并行处理技术主要有三种形式:( )。
A:指令级并行 B:时间并行 C:时间并行+空间并行 D:空间并行
答案:时间并行###时间并行+空间并行###空间并行
8.关于指令周期描述正确的是( )。
A:RISC中,由于流水执行,大部分指令在一个机器周期完成 B:CPU从存储器取出一条指令的时间称为指令周期 C:CISC中,由于各种指令的操作功能不同,各种指令的指令周期是不尽相同的 D:划分指令周期,是设计操作控制器的重要依据
答案:CISC中,由于各种指令的操作功能不同,各种指令的指令周期是不尽相同的; 划分指令周期,是设计操作控制器的重要依据; RISC中,由于流水执行,大部分指令在一个机器周期完成
9.硬磁盘按盘片结构分为( )两种。
A:可换盘片式 B:单面盘片 C:固定盘片式 D:双面盘片
答案:可换盘片式###固定盘片式
10.闪速存储器具有高性能、( )等特点,是一种全新的存储器体系结构。
A:低功耗 B:高可靠性 C:高功耗 D:移动性
答案:低功耗###高可靠性###移动性
11.为了使计算机能直接处理十进制形式的数据,采用两种表示形式:( )。
A:压缩的十进制数串形式 B:字符串形式 C:常规十进制形式 D:特殊十进制形式

12.关于外围设备的基本概念中,下列( )是正确的。
A:常用的计算机输入设备有图形输入设备(键盘、鼠标)、图像输入设备、语音输入设备 B:常用的打印设备有激光打印机、彩色喷墨打印机等,它们都属于硬拷贝输出设备 C:各种外围设备的数据传输速率相差很大 D:如何保证主机与外围设备在时间上同步,则涉及外围设备的定时问题 13.周期挪用方式常用于( )方式的输入/输出中。
A:程序传送 B:中断 C:DMA D:通道 14.采用DMA方式传送数据时,每传送一个数据就要用一个( )时间。
A:存储周期 B:机器周期 C:指令周期 D:总线周期 15.以下四种类型指令中,执行时间最长的是( )。
A:RR型指令 B:程序控制指令 C:SS型指令 D:RS型指令 16.某寄存器中的数值为指令码,只有CPU的( )才能识别它。
A:微指令 B:时序信号 C:指令译码器 D:判断程序 17.下面对逻辑运算描述错误的是( )。
A:逻辑乘运算规则相同就得1,不同得0。 B:逻辑乘运算 见0就得0,全1才得1 C:逻辑加运算 见1就得1,全0才得0 D:逻辑非运算是按位求反,0的非等于1,1的非等于0 18.DMA数据传送过程不包括( )阶段。
A:正式传送 B:总线请求 C:传送后处理 D:传送前预处理 19.定点运算器和浮点运算器的( )复杂程度有所不同。早期微型机中浮点运算器放在CPU芯片外,随着高密度集成电路技术的发展,现已移至CPU内部。
A:结构 B:数据 C:指令 D:程序 20.在采用二级cache的cache-主存系统中,如果第一级cache、第二级cache都不包含请求的数据,其缺失损失为( )。
A:第二级cache的访问时间 B:访问主存储器的时间 C:访问第二级cache和访问主存储器的时间之和 D:第一级cache的访问时间 21.8259的中断优先级选择方式不包括( )。
A:轮换优先级方式B B:完全嵌套方式 C:随机方式 D:轮换优先级方式A 22.对cache的直接映射而言,可采用的替换策略是( )。
A:随机替换策略 B:近期最少使用(LRU)策略 C:把某特定位置上的原主存块换出cache D:最不经常使用(LFU)策略 23.下面哪个寄存器用来确定下一条指令的地址?
A:IR B:AR C:DR D:PC 24.下面哪一项是CPU的首要任务?( )
A:操作控制 B:时间控制 C:指令控制 D:数据加工 25.移码表示法主要用于表示浮点数的阶码E,以利于比较两个指数的大小和( )操作。
A:对阶 B:减法 C:左规 D:加法 26.堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:(A)→MSP ,(SP)- 1 →SP ,那么出栈的动作应是( )。
A:(MSP)→A,(SP) + 1→SP B:(SP)- 1→SP,(MSP)→A C:(MSP)→A,(SP) - 1→SP D:(SP)+ 1→SP,(MSP)→A 27.段页式虚拟存储器是段式虚拟存储器和页式虚拟存储器的结合,程序按( )进行调入和调出操作,但可按段进行编程、保护和共享。
A:基本块 B:页 C:段 D:段页 28.通道是一个特殊功能的处理器。它有自己的( )和程序专门负责数据输入输出的传输控制,从而使CPU将“传输控制”的功能下放给通道,CPU只负责数据处理功能。
A:存储器 B:控制器 C:软件 D:指令 29.计算机要求cache的命中率接近于( )。
A:1 B:0.1 C:0.99 D:0.5 30.双端口存储器在( )情况下会发生读/写冲突。
A:左端口与右端口的地址码不同 B:左端口与右端口的数据码相同 C:左端口与右端口的数据码不同 D:左端口与右端口的地址码相同 31.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现( )。
A:堆栈寻址 B:程序的条件转移或无条件转移 C:程序的条件转移 D:程序的无条件转移 32.原码不恢复余除法运算中,当某次余数为负时,则( )。
A:商上0,下一步做减法 B:商上1,下一步做减法 C:商为0,下一步做加法 D:商上1,下一步做加法 33.计算机采用了多级存储体系结构,CPU能直接访问( ),但不能直接访问外存。
A:内存 B:Cache C:主存 D:SRAM 34.RISC的最大特点是( )。
A:指令条数少 B:只有取数/存数指令访问存储器,其余指令的操作均在寄存器之间进行 C:都正确 D:指令长度固定,指令格式和寻址方式种类少 35.存储器的主要功能是( )。
A:用于存放运算结果 B:用于存放程序和数据 C:用于存放操作数 D:用于存放指令 36.运算器虽有许多部件组成,但核心部件是( )。
A:算术逻辑运算单元 B:多路开关 C:累加寄存器 D:数据总线 37.流水线中不同指令同时访问存储器产生的流水线冲突称为( )。
A:数据相关 B:控制相关 C:资源相关 D:写相关 38.光盘和磁光盘是近年发展起来的一种外存设备,是( )计算机不可缺少的设备。
A:CISC B:并行 C:多媒体 D:RISC 39.在虚拟存储机制中,用户程序运行时,由地址变换机构依据当时分配给该程序的( )地址空间把程序的一部分调入实存(物理存储空间或主存空间)。
A:形式 B:虚 C:首 D:实 40.DMA技术的出现,使得外围设备可以通过DMA( )直接访问内存,与此同时,CPU可以继续程序。
A:锁存器 B:转换器 C:控制器 D:放大器 41.( )不是计算机中可以采用的传送模式。
A:广播、广集 B:读、写操作 C:块传送 D:数据报传送 42.下面哪些不属于DRAM的特点( )。
A:增加了刷新计数器和相应的控制电路 B:集成度更高,但外围电路更复杂 C:增加了行地址锁存器和列地址锁存器 D:外围电路简单,速度快,集成度不高 43.不论微型机还是超级计算机,并行处理技术已成为计算机技术发展的主流。并行处理技术可贯穿于( )加工的各个步骤和阶段。
A:信息 B:软件 C:硬件 D:系统 44.浮点数阶码采用移码时,乘除法中的阶码加/减操作,叙述错误的是()。
A:直接用移码实现,运算结果需要修正。 B:可采用移码和补码混合运算 C:直接用移码实现,运算结果不需要修正。 D:阶码运算的结果需要溢出检验 45.中断处理过程中,( )项是由硬件完成。
A:开中断 B:恢复CPU现场 C:保存CPU现场 D:关中断 46.单总线结构的运算器要完成 C=A+B的操作需要( )次串行的总线选通操作。
A:4 B:1 C:2 D:3 47.字符信息属于( )数据,是处理非数值领域的问题。国际上采用的字符系统是七单位的ASCII码。
A:符号 B:文本 C:规格化 D:非规格化 48.具备“无存储器访问”这一优点的寻址方式是( )。①隐含寻址 ②立即寻址 ③直接寻址 ④间接寻址 ⑤寄存器寻址 ⑥寄存器间接寻址 ⑦偏移寻址 ⑧段寻址 ⑨堆栈寻址
A:②③⑥⑧ B:①②③⑨ C:①②⑤⑧ D:①②⑤⑨ 49.下列不能反映主存速度的指标是( )。
A:存储周期 B:存取时间 C:存储容量 D:存储器带宽 50.在m×n位不带符号的阵列乘法器中,m×n个被加数aibj 时通过( )并行产生的。
A:m×n个非门 B:m×n个异或门 C:m×n个与门 D:m×n个或门 51.LAD指令的执行周期需要2个CPU周期,其原因是( )。
A:LAD指令执行时,数据总线DBUS上需要分时传送地址和数据 B:LAD指令需要访问Cache C:LAD指令比较简单 D:LAD指令比较复杂 52.已知cache 命中率 h=0.98,主存比cache 慢4倍,主存存取周期为200ns,cache/主存系统的效率是( )。
A:0.98 B:0.94 C:0.75 D:0.8 53.原码不恢复余数阵列除法器中,( )是错误的。
A:初始操作做减法 B:当余数为正时商上1,下一步做加法 C:最上面一行的控制线P固定置成“1” D:商的符号运算qf=Xf⊕Yf, 54.存储程序并按( )顺序执行,这是冯•诺依曼型计算机的工作原理,也是CPU自动工作的关键。
A:数据 B:指令 C:控制 D:地址 55.计算机软件一般分为( )和应用程序两大类。
A:数据库系统 B:操作系统 C:编译程序 D:系统程序 56.关于通道,下面说法错误的是( )。
A:它有自己的指令设程序专门负责数据输入输出的传输控制 B:通道是一个特殊功能的处理器 C:通道与CPU同时使用存储器 D:CPU将“传输控制”功能下放给通道后只负责“数据处理”功能 57.在多级存储体系中,“cache—主存”结构的作用是解决( )的问题。
A:主存与CPU速度不匹配 B:辅存与CPU速度不匹配 C:主存容量不足 D:主存与辅存速度不匹配 58.电子数字计算机分为( )和通用计算机两大类。
A:专用计算机 B:科学计算机 C:工程计算机 D:应用计算机 59.主存储器是计算机系统的记忆设备,它主要用来( )。
A:存放数据和程序 B:存放微程序 C:存放数据 D:存放程序 60.cache组相联映射方式没有缺点
A:错 B:对 61.双端口存储器属于并行存储器
A:错 B:对 62.多模块交叉存储器线性编址采用的顺序组织方式中,二进制地址的低位表示该单元所在的模块
A:对 B:错 63.运算器能够完成算术运算与逻辑运算
A:对 B:错 64.总线的链式查询仲裁方式优先级控制灵活
A:对 B:错 65.早期总线相当于CPU芯片引脚的延伸和驱动能力的增强
A:错 B:对 66.指令系统的完备性是指用汇编语言编写各种程序时,指令系统直接提供的指令足够使用,而不必用软件来实现
A:错 B:对 67.选择通道又称为高速通道
A:错 B:对 68.相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址
A:对 B:错 69.字存储容量扩展是为了增大存储器的存储容量
A:错 B:对 70.微程序控制器采用节拍电位-节拍脉冲二级体制的时序信号
A:错 B:对 71.硬盘主要由磁记录介质、磁盘控制器、磁盘驱动器三部分组成
A:错 B:对 72.DRAM的存储元是一个触发器,它具有两个稳定的状态
A:错 B:对 73.磁表面存储器通过电-磁变换,实现读信息
A:错 B:对 74.交叉存储器是一种模块式存储器,它能并行执行多个独立的读写操作
A:对 B:错 75.相斥性的微操作不能同时或在同一个CPU周期内并行执行
A:错 B:对 76.字节多路通道主要用于连接大量的低速设备
A:错 B:对 77.在方框图语言中,一个判别或测试单独占用一个CPU周期
A:对 B:错 78.cache命中率是指在一个程序执行期间,cache完成存取的总次数与cache/主存完成存取总次数之和的比值。
A:错 B:对 79.字长位数扩展是为了提高存储器的传输能力
A:错 B:对 80.水平型微指令并行能力强,效率高,灵活性强,垂直型微指令则较差
A:对 B:错 81.水平型微指令用户难以掌握,而垂直型微指令则比较容易
A:错 B:对 82.DRAM刷新周期指的是从上一次对整个存储器刷新结束到下一次对整个存储器全部刷新一遍为止的时间间隔
A:错 B:对 83.等长指令字结构的缺点是指令译码存在难度,指令的控制较复杂
A:对 B:错 84.指令系统的有效性是指利用该指令系统所编写的程序能够高效率地运行
A:错 B:对 85.磁盘存储器的主要技术指标包括存储密度、存储容量、存取时间和数据传输率
A:对 B:错 86.总线的同步定时各设备采用统一的公共时钟
A:对 B:错 87.PCI总线是一个与处理器无关的高速外围总线
A:对 B:错 88.cache写操作策略用于维护主存与cache内容的一致性
A:错 B:对 89.“十进制加法”指令的微程序,当相加的两数之和大于9时,便产生进位,此时结果不正确,需修正
A:错 B:对

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(7) dxwkbang
返回
顶部