- DRAM的存储元是由一个MOS晶体管和电容器组成的记忆电路
- “十进制加法”指令的微程序,当Cy=0时,需要加6修正
- 在多模块交叉存储器的两种线性编址方式中,顺序存储器带宽大于交叉存储器带宽
- 当代总线的趋势是标准总线,与结构、CPU、技术无关
- cache命中率的期望接近于1
- 在方框图语言中,一个判别或测试单独占用一个CPU周期
- 双端口存储器在左端口与右端口的地址码相同情况下会发生读/写冲突
- 磁盘存储器的存储密度分为:道密度、位密度和面密度
- 关于指令系统的描述,正确的是( )。
- 磁盘阵列RAID是多台磁盘存储器组成的大容量外存系统,它实现数据的( ),改善了I/O性能,增加了存储容量,是一种先进的硬磁盘体系结构。
- 微程序设计技术是利用软件方法设计操作控制器的一门技术,具有( )等一系列优点,因而在计算机设计中得到了广泛应用。
- 下列关于总线的概念和结构形态的描述中,( )是正确的。
- 程序中断方式是各类计算机中广泛使用的一种数据交换方式。当某一外设的数据准备就绪后,它“主动”向CPU发出请求信号。CPU响应中断请求后,( )运行主程序,自动转移到该设备的中断服务子程序,为该设备进行服务,结束时返回主程序。
- 存储单元是指( )。
- 微程序控制器中,机器指令与微指令的关系是( )。
- 对存储器的要求是容量大、速度快、成本低。为了解决这三方面的矛盾,计算机采用( )存储体系结构,即cache、主存和外存。
- 关于通道,下面说法错误的是( )。
- 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规定。
- 在集中式总线仲裁中,( )方式对电路故障最敏感。
- 字长位数扩展的存储器中,所有芯片同时工作
- DRAM的刷新操作有集中式刷新和分散式刷新两种方式
- 微程序控制器采用节拍电位-节拍脉冲二级体制的时序信号
- 微指令是指在一个CPU周期中一组实现一定操作功能的微命令的组合
- 选择型DMA控制器在逻辑上只允许连接一个设备
- 多模块交叉存储器采用时空并行技术
- 数据多路通道不仅在物理上可以连接多个设备,而且逻辑上也可以连接多个设备
- 由水平型微指令解释指令的微程序,有微指令字较短而微程序长的特点。
- 计算机采用多级层次结构的好处是为了解计算机的组成,提供了一种好的结构和体制
- 运算器能够完成算术运算与逻辑运算
- 交叉存储器是一种模块式存储器,它能并行执行多个独立的读写操作
- 段寻址实质是变址寻址
- 多模块交叉存储器线性编址采用的交叉组织方式中,二进制地址的低位表示该单元所在的模块
- 指令字长度与机器字长无关
- cache命中率与程序的行为、cache的容量、组织方式、块的大小有关
- 浮点运算器中尾数部件只进行乘法和除法运算。
- 为运算器构造的简单性,运算方法中算术运算通常采用( )。
- 计算机系统中,根据应用条件和硬件资源不同,信息的传输方式可采用:( )。
- 目前计算机指令系统多采用( )混合方式的指令格式。
- 计算机的硬件是由有形的电子器件等构成的,它包括( )、适配器、输入输出设备。
- 关于典型指令系统,正确的描述是( )。
- 直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的( )等三种不同用途的编码。
- 在虚拟存储机制中,用户程序运行时,由地址变换机构依据当时分配给该程序的( )地址空间把程序的一部分调入实存(物理存储空间或主存空间)。
- 系统总线上传送的信息都采用()方式。
- 在多级存储体系中,“cache—主存”结构的作用是解决( )的问题。
- 算术/逻辑运算单元74181ALU可完成( )。
- CRT的颜色数为256色,则刷新存储器每个单元的字长是( )。
- 在采用二级cache的cache-主存系统中,如果第一级cache、第二级cache都不包含请求的数据,其缺失损失为( )。
- 冯•诺依曼机工作的基本方式的特点是( )。
- 相联存储器是按( )进行寻址的存储器。
- 原码不恢复余除法运算中,当某次余数为负时,则( )。
- 如果某文件长度超过一个磁道的容量,应将它记录在( )。
- 各种外围设备必须通过I/O接口与总线相连。I/O接口是指CPU、主存、外围设备之间通过总线进行连接的( )部件。
- 存储器的主要功能是( )。
- 分页方式的缺点是页长与程序的逻辑大小不相关,而分段方式则可按照程序的自然分界将内存空间划分为长度可以( )改变的存储区域。
- 间接寻址使得指令执行的速度较慢,其原因是( )。
- InfiniBand标准适合于( )成本的较大规模计算机系统。
- 8259的中断优先级选择方式不包括( )。
- 在定点二进制运算器中,减法运算一般通过( )来实现。
- 系统总线中控制线的功能是( )。
- 在时序信号产生器中,时钟源用来给环形脉冲发生器提供方波时钟脉冲信号
- 指令系统的完备性是指用汇编语言编写各种程序时,指令系统直接提供的指令足够使用,而不必用软件来实现
- 浮点运算器可用两个松散连接的定点运算部件——阶码部件和尾数部件。
- 变址寻址的实现程序块的规律性变化
- 磁盘存储器的主要技术指标包括存储密度、存储容量、存取时间和数据传输率
- cache写操作策略可避免因数据不一致导致的程序运行错误
- 运算器只做加法运算
- 相斥性的微操作不能同时或在同一个CPU周期内并行执行
- 所有的微命令信号都不受时序信号控制
- 总线的同步定时适用于各功能模块存取时间比较接近的情况
- 节拍脉冲表示的时间间隔必须相等
- 关于总线仲裁的概念,下列( )是正确的。
- 数据寻址方式有( )等多种。
- 早期的CPU由运算器和控制器组成。随着集成电路技术的发展,当今的CPU芯片变成( )三大部分。
- 广泛使用的SRAM和DRAM都是半导体随机读写存储器,前者速度、集成度比后者( )。
- 在段式虚拟存储系统中,虚地址由( )组成。虚地址到实主存地址的变换通过段表实现。
- 总线有( )特性,因此必须标准化。
- 磁盘、磁带属于磁表面存储器,特点是( ),因此在计算机系统中作为辅助大容量存储器使用。
- 专用和通用是根据计算机的( )、运行的经济性和适应性来划分的。
- 中断处理过程中,( )项是由硬件完成。
- 下列( )设计不是用于可控加法/减法(CAS)单元的
- 在虚拟存储机制中,用户程序按照( )地址编程并存放在辅存中。
- 下面哪个寄存器用来确定下一条指令的地址?
- 流水CPU是以( )并行性为原理构造的处理机,是一种非常经济而实用的并行技术。目前的高性能微处理机几乎无一例外地使用了流水技术。
- 为了便于实现多级中断,保存现场信息最有效的办法是采用( )。
- 下列不能被CPU 直接访问的存储器是( )。
- ( )总线结构不利于I/O设备根据同速度不同分类管理连接。
- 下面( )不是程序中断方式基本接口中的触发器。
- 下列选项中能表示总线带宽的是( )。
- 用4K×8位的SRAM芯片扩充形成32K×16位的模块板,模块板内CPU选择芯片组的方法是( )。
- 为确定下一条微指令的地址,通常采用多路转移方式,其基本思想是( )。
- ( )不是计算机中可以采用的传送模式。
- 运算器的主要功能是( )。
- 原码不恢复余数阵列除法器中,( )是错误的。
- 程序控制类指令的功能是( )。
- 在不同的计算机中,指令助记符的规定是不一样的
- 在时序信号产生器中,启停控制逻辑用来产生CPU真正需要的节拍脉冲信号和读/写时序
- DRAM的存储元是一个触发器,它具有两个稳定的状态
- 当代总线中包含实现总线请求和总线授权的仲裁总线
- 多模块交叉存储器线性编址采用的顺序组织方式中,二进制地址的低位表示该单元所在的模块
- 变长指令字结构的缺点是信息冗余大,占用存储空间多
- 硬盘主要由磁记录介质、磁盘控制器、磁盘驱动器三部分组成
- cache直接映射方式的缺点是容易产生冲突,不能有效利用Cache空间
- 指令助记符的命名不需要规则
- 计算机采用多级层次结构的好处是为设计良好的计算机系统结构,提供了一种分级的观点和帮助
- 半导体存储器的存取时间和存储单元的物理位置无关,磁带的存取时间和存储单元的物理位置有关
- 时序信号用来协调计算机各部件的动作
- 计算机的硬件特性决定了时序信号最基本的体制是电位-脉冲制
- 字节多路通道主要用于连接大量的低速设备
- 相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址
- DRAM的读操作通常伴随着刷新操作
- 双端口存储器采用空间并行技术
- 字存储容量扩展是为了增大存储器的存储容量
- 字存储容量扩展的存储器中,所有芯片同时工作
- 基址寻址的目的在于扩大寻址能力
- “十进制加法”指令的微程序,当相加的两数之和小于等于9时,不产生进位,结果正确
- 等长指令字结构的缺点是指令译码存在难度,指令的控制较复杂
- 双端口存储器具有两组相互独立的读写控制电路
- 形成操作数地址的方式,称为数据寻址方式。操作数可放在( )中。
- 流水技术中的主要问题是( )三种相关,为此需要采取相应的技术对策,才能保证流水线畅通而不断流。
- 总线定时是总线系统的又一核心问题之一。关于总线定时的描述( )是正确的。
- 硬磁盘按盘片结构分为( )两种。
- 关于指令字长度的描述,不正确的是( )。
- 关于外围设备的基本概念中,下列( )是正确的。
- 主存与cache的地址映射有( )三种方式。
- 下列关于集中式仲裁方式和分布式仲裁的描述中正确的是( )。
- 当两个端口均为开放状态(BUSY非为高电平),且同时访问存储器同一个存储单元进行存取时,便发生读写冲突,此时( )。
- 下面对逻辑运算描述错误的是( )。
- SRAM读/写周期波形图表明,读出时间是( )。
- 页式虚拟存储系统中,为了避免对主存访问次数的增多,可以对页表本身实行二级缓存,把页表中的最活跃部分存放在( )缓冲器(TLB)中。
- 64位双核安腾处理机采用了( )技术。
- 同步控制是( )。
- 按IEEE754标准,阶码E的值等于指数的( )加上一个固定偏移值。
- 具备“无存储器访问”这一优点的寻址方式是( )。①隐含寻址 ②立即寻址 ③直接寻址 ④间接寻址 ⑤寄存器寻址 ⑥寄存器间接寻址 ⑦偏移寻址 ⑧段寻址 ⑨堆栈寻址
- 寄存器间接寻址方式中,操作数处在( )。
- 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( )。
- 在微型机系统中,外围设备通过( )与主板的系统总线相连接。
- 早期计算机将运算器和控制器合在一起称为CPU。目前的CPU包含了存储器,因此称为( )。
- 下面哪些不属于DRAM的特点( )。
- 正在发展的InfiniBand标准,瞄准了高端服务器市场的最新I/O规范,它是一种基于( )的体系结构,可连接多达64000个服务器、存储系统、网络设备,能替代当前服务器中的PCI总线,数据传输率高达30GB/s。
- 16位字长的定点整数,采用2的补码形式表示时所能表示的整数范围是( )。
- 计算机采用了多级存储体系结构,CPU能直接访问( ),但不能直接访问外存。
- 下面四种输入输出控制方式中完全靠计算机程序控制的是( )。
- 流水线中造成控制相关的原因是执行( )指令而引起。
- 在m×n位不带符号的阵列乘法器中,m×n个被加数aibj 时通过( )并行产生的。
- 某SRAM芯片,存储容量为64K×8位,该芯片的地址线和数据线数目为( )。
- 存储程序并按( )顺序执行,这是冯•诺依曼型计算机的工作原理,也是CPU自动工作的关键。
- 计算机软件一般分为( )和应用程序两大类。
- 当代CPU包括( )。
- 周期挪用方式常用于( )方式的输入/输出中。
- 下面哪一项是CPU的首要任务?( )
- 操作控制器利用时序信号进行( ),有条不紊地取出一条指令并执行这条指令。
- 按小数点位置不同,定点数有( )两种表示方法。
- 8位定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是( )。
- 多模块交叉存储器采用( )并行技术。
- 先行进位的目的是( )。
- 双端口存储器在( )情况下会发生读/写冲突。
- 某寄存器中的数值为指令码,只有CPU的( )才能识别它。
- 在时序信号产生器中,CPU可以直接使用环形脉冲发生器产生的节拍脉冲信号和读/写时序
- 磁表面存储器按某种规律将一串二进制数字信息变换成磁层中相应的磁化元状态,实现信息编码
- 总线的链式查询仲裁方式优先级控制灵活
- 相对寻址的好处是程序员无须用指令的绝对地址编程
- 多字长指令的缺点是必须两次或多次访问内存以取出一整条指令,降低了CPU的运算速度,又占用了更多的存储空间
- 在方框图语言中,菱形符号代表某种判别或测试
- DRAM刷新周期指的是从上一次对整个存储器刷新结束到下一次对整个存储器全部刷新一遍为止的时间间隔
- 运算器只做算术运算
- cache写操作策略为了将最新数据写入cache
- 硬盘主要有可移动磁头固定盘片的磁盘机、固定磁头磁盘机、可移动磁头可换盘片的磁盘机三种类型
- 字长位数扩展是为了提高存储器的传输能力
- 同步定时具有较高的传输频率
- 磁盘存储器的存取时间由找道、等待和数据传送三部分时间组成
- 双端口存储器属于并行存储器
- PCI总线的基本传输机制是猝发式传送
- 半导体存储器属于随机存储器,磁带属于顺序存储器
- DRAM存储元通过电容器上的电荷量来体现所存储的信息
- cache组相联映射方式没有缺点
- 浮点运算器中阶码部件可实现加、减、乘、除四种运算。
- 运算器只做逻辑运算
- cache全相联映射方式的缺点是比较器电路复杂,效率低,速度慢
- 选择型DMA控制器在物理上可以连接多个设备
- DRAM写入时会伴随刷新操作
- 在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持
- 选择型DMA控制器适合数据传输速率很低的设备
- 选择通道又称为高速通道
- 在计算机多级层次结构中,下层是上层的基础,上层是下层的扩展
- 总线的同步定时不需要统一的公共时钟
- cache写操作策略可避免因cache命中率下降导致存储系统的效率损失
- cache命中率能够达到1
- 为了使计算机能直接处理十进制形式的数据,采用两种表示形式:( )。
- 磁盘存储器的主要技术指标有:存储容量、( )。
- 通用计算机分为( )、单片机、多核机六类,其结构复杂性、性能、价格依次递减。
- 数的真值变成机器码时有四种表示方法:原码表示法,( )。
- 存储器的技术指标有存储容量、( )。
- 并行处理技术主要有三种形式:( )。
- 下列关于指令寻址方式的描述,正确的是( )。
- 现代计算机的数据寻址方式按操作数的物理位置不同,其类型和特点描述正确的是( )。
- 关于光盘和磁光盘的概念描述中,下列( )是正确的。
- 硬磁盘按磁头结构分为( )两种。
- 计算机系统的低速I/O设备最适合连接的总线是( )。
- 已知cache存储周期为40ns,主存存取周期为200ns。cache/主存系统平均访问时间为50ns, cache的命中率是( )。
- 通道是一个特殊功能的处理器。它有自己的( )和程序专门负责数据输入输出的传输控制,从而使CPU将“传输控制”的功能下放给通道,CPU只负责数据处理功能。
- 不论微型机还是超级计算机,并行处理技术已成为计算机技术发展的主流。并行处理技术可贯穿于( )加工的各个步骤和阶段。
- 总线是构成计算机系统的( )机构,是多个系统功能部件之间进行数据传送的公共通道,并在争用资源的基础上进行工作。
- 发生中断请求的条件是( )。
- 定点运算器和浮点运算器的( )复杂程度有所不同。早期微型机中浮点运算器放在CPU芯片外,随着高密度集成电路技术的发展,现已移至CPU内部。
- 单总线结构的运算器要完成 C=A+B的操作需要( )次串行的总线选通操作。
- LAD指令的执行周期需要2个CPU周期,其原因是( )。
- 计算机要求cache的命中率接近于( )。
- 移码表示法主要用于表示浮点数的阶码E,以利于比较两个指数的大小和( )操作。
- 浮点数阶码采用移码时,乘除法中的阶码加/减操作,叙述错误的是()。
- 堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:(A)→MSP ,(SP)- 1 →SP ,那么出栈的动作应是( )。
- 对cache的直接映射而言,可采用的替换策略是( )。
- 下述I/O控制方式中,( )主要由程序实现。
- 通道与CPU( )使用内存,实现了CPU内部的数据处理与I/O设备的平行工作。
- 某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ ,总线带宽是( )。
- CRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量为( )。
- 一台计算机中机器指令的集合,称为这台计算机的( )。
- 程序查询方式是CPU管理I/O设备的最简单方式,CPU定期执行( )程序,主动来了解设备的工作状态。这种方式浪费CPU的宝贵资源。
- 微程序控制器组成中不包括( )。
- CPU中跟踪指令后继地址的寄存器是( )。
- I/O接口部件在它动态联结的两个功能部件间起着( )和转换器的作用,以便实现彼此之间的信息传送。
- 指令系统采用不同寻址方式的目的是( )。
- 下列不能反映主存速度的指标是( )。
- 随着( )技术的发展和对机器速度的要求,硬连线逻辑设计思想又得到了重视。
- 在虚拟存储机制中,由操作系统在硬件的支持下对程序进行虚地址到实地址的变换,这一过程称为程序的( )。
- 运算器虽有许多部件组成,但核心部件是( )。
- 交叉存储器实质上是一种______存储器,它能_____执行______独立的读写操作。( )
- 主存储器和CPU之间增加cache的目的是( )。
- 以下四种类型指令中,执行时间最长的是( )。
- 一个计算机系统的性能,不仅取决于CPU,还取决于( )速度。
- 页式虚拟存储系统中,虚地址空间和主存空间都被分成大小相等的页,通过( )可以把虚地址转换成物理地址。
- 下列哪个不是磁盘控制器的功能( )。
- 浮点数x和y进行加法运算时,经过对阶操作后,阶码应为()。
- 电子数字计算机分为( )和通用计算机两大类。
- 某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目是( )。
- 采用DMA方式传送数据时,每传送一个数据就要用一个( )时间。
- 浮点数的表示范围和精度取决于( )。
- 指令周期是指( )。
- 中断向量地址是( )。
- 字符信息属于( )数据,是处理非数值领域的问题。国际上采用的字符系统是七单位的ASCII码。
- 定点计算机用来进行( )。
- 程序中断处理过程可以( )进行,优先级高的设备可以中断优先级低的中断服务程序。
- 已知cache 命中率 h=0.98,主存比cache 慢4倍,主存存取周期为200ns,cache/主存系统的效率是( )。
- ( )是针对某一应用课题领域开发的软件。
- ( )提供CPU周期(也称机器周期)所需的时序信号。
- 一个定点数由( )和数值域两部分组成。
- 指令格式分析主要关注的是( )。① 弄清楚操作码的位数,从而确定它能表示多少个操作或者多少条指令② 弄清楚指令字长与机器字长的倍数,以及操作数地址的数量③ 弄清楚操作数从何而来④ 弄清楚操作码和地址码的关系
- 指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现( )。
- 在计算机系统中,CPU对外围设备的管理方式有:( )。每种方式都需要硬件和软件结合起来进行。
- 在单级中断系统中,CPU一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
- DMA控制器按其组成结构,分为( )两类。
- 关于SCSI与IEEE1394接口的描述,( )是正确的。
- 通道有两种类型:( )。
- DMA方式采用以下三种方法:( )。
- 当代的总线标准大都能支持以下数据传送模式:( )。
- 关于同步定时方式,下列说法错误的是( )。
- 下列说法中错误的是的( )。
- 下列不属于总线接口功能的是( )。
- 关于PCI总线的描述,下列( )是正确的。
- 下列叙述中错误的是( )。
- 比较水平型微指令和垂直型微指令,下列说法错误的是( )。
- RISC CPU是继承CISC的成功技术,并在克服CISC机器缺点的基础上发展起来的。RISC机器的三个基本要素是:( )。
- 关于方框图语言,下面哪种说法错误?
- 下面哪一项是CPU的首要任务?
- 下列描述RISC机器和流水CPU的关系,( )是正确的。
- 异步控制常用于( )作为其主要控制方式。
- 以下有关运算器的描述,( )是正确的。
- 下列关于操作数基本寻址方式的描述中正确的是( )。① 变址寻址的实现程序块的规律性变化② 基址寻址的目的在于扩大寻址能力③ 相对寻址的好处是程序员无须用指令的绝对地址编程④ 相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址⑤ 段寻址实质是变址寻址
- RISC指令系统是目前计算机发展的主流,也是CISC指令系统的改进,它的最大特点是:( )。
- 下列关于指令字长度的描述哪项是正确的( )。
- 下列关于指令助记符的描述不正确的是( )。
- 关于指令系统的性能要求,下列哪项描述是不正确的( )。
- 下面关于DRAM存储位元描述不正确的是( )。
- 存储器通常采用读/写互锁逻辑是指( )。
- 磁盘的每个记录块由( )组成。
- 下列( )属于并行存储器结构。
- SRAM和DRAM的优点是( ),缺点是断电后不能保存信息。
- 下列关于cache的描述,( )是正确的。
- 下列说法不正确的是( )。
- 采用单符号位法进行溢出检验时,符号位的进位Cf和最高数值位的进位C0,CfC0在下列哪几种情况下会发生溢出?( )
- 在定点运算器中,无论采用双符号位还是单符号位,必须有哪种电路,它一般用什么器件来实现?( )
- 下列对行波进位加法器的描述中,( )是错误的。
- 为了运算器的高速性和控制的简单性,采用了( )等并行技术措施。
- 下列( )步骤不包含在浮点加法运算操作中。
- 下列间接补码阵列乘法器描述错误的是( )。
- 补码加法运算中,下列()说法是错误的。
- 在机器数( )中,零的表示形式是唯一的。
- 系统程序用来简化程序设计,简化使用方法,提高计算机的使用效率,发挥和扩大计算机的功能和用途,它包括:( )。
- 计算机系统是一个由硬件、软件组成的多级层次结构,它通常由微程序级、( )、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。
- 计算机的性能指标不包括( )。
- 完整的计算机应包括( )。
- 关于计算机多级层次结构的描述不正确的是( )。
答案:对
答案:错
答案:错
答案:对
答案:对
答案:错
答案:对
答案:对
答案:指令系统的格式与功能影响系统软件###指令系统的格式与功能直接影响到机器的硬件结构###指令系统是表征一台计算机性能的重要因素
答案:并行存储###交叉存储###单独存储
答案:灵活性###规整性###可维护性
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!