1. 双极型半导体存储芯片通常比金属氧化物半导体存储芯片存取速度快,但价格也贵。

  2. 答案:对
  3. 通道是具有特殊功能的处理器,可实现对I/O的统一管理。

  4. 答案:对
  5. 四位操作码的指令,扩展操作码时,智能保留编码点为“1111”,保留其他的编码点不可以。

  6. 答案:错
  7. 在程序的执行过程中,缓存与主存的地址映射是由操作系统来管理的。

  8. 答案:错
  9. 若某数x的真值为-0.1000,在计算机中该数表示为1.1000,则该数所用的机器码为反码

  10. 答案:错
  11. 补码加减法运算符号位在运算过程中自然形成。

  12. 答案:对
  13. 下列说法正确的是______。(  )

  14. 答案:任何十进制整数都可以用二进制表示###任何二进制小数都可以用十进制表示###任何二进制整数都可以用十进制表示
  15. 某机字长32位,其中1位符号位,31位表示数值位。若用定点小数表示,则最大正小数为______。

  16. 答案:+(1 – 2-31)
  17. 下列说法中正确的是________。

  18. 答案:单体多字存储器主要解决访存速度的问题
  19. 虚拟存储器指的是________,它可给用户提供一个比实际________空间大得多的_______空间。

  20. 答案:主存-辅存层次,主存,虚拟地址
  21. 为了缩短指令中某个地址段的位数,有效的方法是采取______。

  22. 答案:间接寻址
  23. 若x补=0.1101010,则x原=______。
  24. 程序访问的局限性是使用______的依据。
  25. 下列这些器件中存取速度最快的是     。
  26. 在主机和外设的信息传送中,(   )不是一种程序控制方式。(C)
  27. 中断系统是由______实现的。
  28. 计算机内存储器可以采用______。
  29. 补码定点整数0101 0101 左移两位后的值为(   )。
  30. 设机器字长为64位,存储容量为128MB,若按字编址,它的寻址范围是_________。
  31. 磁盘存储器的等待时间通常是指__________。
  32. 反映存储器性能的三个指标是_______、________和_________,为了解决这三方面的矛盾,计算机采用_________层次结构。
  33. 在程序执行过程中,缓存与主存的地址映射是由__________。
  34. 某数采用 IEEE 754 单精度浮点数格式表示为 C640 0000H,则该数的值是 (  )
  35. 在中断周期中,由(     )将允许中断触发器置0。( )
  36. 以下各项中,(   )是同步传输的特点
  37. 假定带符号整数采用补码表示,若 int 型变量 x 和 y 的机器数分别是FFFF FFDFH 和 0000 0041H ,则 x、y 的值以及 x - y 的机器数分别是 。( )
  38. 每个存储单元存放一个字节。
  39. 汇编语言是计算机能直接识别的语言。
  40. 浮点数的符号是有阶符决定的。
  41. 键盘上的信息必须定时刷新,否则无法长期保存。
  42. 原码一位乘的符号位单独处理,用异或运算来实现。
  43. 正负零的原码相等。
  44. 资源冲突可能引发流水线阻塞( )
  45. 所有指令的指令周期都包含取址周期和执行周期。
  46. 取指令操作受当前指令的操作码控制( )
  47. 用微指令的分段译码法设计微指令时,需将具有相斥性的微命令组合在同一字段内。
  48. 将01010011逻辑左移一位的结果为00100110。
  49. 控制器用来完成算术运算和逻辑运算。
  50. 冯.诺伊曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是所处存储单元不同( )
  51. 设待校验的数据为D8~D1=10101011,若采用海明校验,其海明码为(    )(设海明码具有一位纠错能力,P13采用全校验);若采用CRC,且生成多项式为1011,则其CRC码为( )。( )
  52. 以下说法中正确的是(    )
  53. 某RAM芯片,其存储容量为1024×16位,该芯片的地址线和数据线数目分别为______。
  54. 零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自______。
  55. 在微程序控制器中,机器指令和微指令的关系是______。
  56. 下列因素中,与缓存的命中率无关的是_________。
  57. 按字节编址的计算机中,某double 型数组 A 的首地址为 2000H ,使用变址寻址和循环结构访问数组 A,保存数组下标的变址寄存器初值为 0,每次循环取一个数组元素,其偏移地址为变址值乘以 sizeof(double) ,取完后变址寄存器内容自动加1。若某次循环所取元素的地址为2100H , 则进入该次循环时变址寄存器的内容是 。( )
  58. 微程序存放在______中。
  59. 减法指令 “ sub R1, R2, R3的功能为 ” “(R1)-( R2)→ R3 ”,该指令执行后将生成进位 /借 位标志 CF 和溢出标志 OF。若( R1)= FFFF FFFFH ,(R2)= FFFF FFF0H ,则该减法指令执行 后, CF 与 OF 分别为 。( )
  60. 一个完整的磁盘存储器由三部分组成,其中_______是磁盘机与主机的接口部件;_________是独立于主机的一个完整的设备;__________用于保存信息。
  61. 如果缓存的容量为128块,在直接映射方式下,主存中第i块映射到缓存的第______块。
  62. 用存储容量为16K × 1位的存储器芯片来组成一个64K × 8位的存储器,则在字方向和位方向分别扩展了(  )倍。
  63. 系统总线是用来连接(  )
  64. 在____的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。
  65. 计算机中存储数据的基本单位为______。
  66. 在DMA方式传送数据的过程中,由于没有破坏(     )的内容,所有CPU可以正常工作(访存除外)。( )
  67. 浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为 5 位和 7 位(均含 2 位符号位)。若有两个数 X=27×29/32,Y=25×5/8,则用浮点加法计算 X+Y 的最终结果是 。( )
  68. 主存通过(  )来识别信息是地址还是数据。
  69. 某一RAM芯片,其容量为512*8位,除电源和接地端外,该芯片引出线的最少数目是_______。
  70. 中断响应是在(   )
  71. 原码乘法是______。
  72. 堆栈指针SP的内容是______。
  73. 和外存储器相比,内存储器的特点是______。
  74. ______可区分存储单元中存放的是指令还是数据。
  75. 在寄存器间接寻址方式中,操作数是从______。
  76. 一条指令中包含的信息有______。
  77. 在下列寻址方式中,______寻址方式需要先计算,再访问主存。
  78. I/O设备的统一编址就是将I/O地址看成存储器地址的一部分。
  79. DMA工作方式提高了CPU的效率,同时也提高了数据传送的速度。这是由于DMA方式在传送数据时不需要CPU干预,而且在一批数据传送完毕时,也完全不需要CPU干预。
  80. DMA控制器和CPU可以同时使用总线工作。
  81. 中断向量可提供______。
  82. DMA接口______。
  83. Cache存储器保存RAM存储器的信息副本,所以占部分RAM地址空间。
  84. 在Cache-主存地址映像中,组相联灵活性最强。
  85. 半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的。
  86. 存储芯片的价格取决于芯片的容量和速度。
  87. SRAM每个单元的规模大于DRAM的规模。
  88. 若主存每个存储单元为16位,则______。
  89. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
  90. 在下列几种存储器中,不能脱机保存信息的是______。
  91. 在串行传输时,被传输的数据______。
  92. 系统总线上的信号有______。
  93. 浮点乘除运算需要进行対阶操作。
  94. 在定点整数除法中,为了避免运算结果的溢出,要求|被除数|<|除数|。
  95. 在规格化浮点表示中,保持其他方面不变,只是将阶码部分由移码表示改为补码表示,则会使该浮点表示的数据表示范围增大。
  96. 存储器的容量应该包括主存容量和辅存容量。
  97. 计算机的运算速度只与机器的主频相关。
  98. 输入设备将机器运算结果转换成人们熟悉的信息形式。
  99. 计算机硬件和软件是相辅相成、缺一不可的。
  100. 假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是(  )
  101. 假设某条指令的第一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8, 8号寄存器的内容为1200H,地址为1200H单元中的内容为12FCH,地址为12FCH单元中的内容为38D8H,而38D8H单元中的内容为88F9H,则该操作数的有效地址为(  )
  102. 对按字寻址的机器,程序计数器和指令寄存器的位数各取决于(  )
  103. 某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分別采用寄存器直接寻址和基址寻址方式。若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是(  )
  104. 某机器指令字长为16位,主存按字节编址,取指令时,每取一个字节PC自动加1。当前指令地址为2000H,指令内容为相对寻址的无条件转移指令,指令中的形式地址为40H。那么取指令后及指令执行后PC内容为(  )
  105. 假设寄存器R中的数值为200,主存地址为200和300的地址单元中存放的内容分别是300和400,则(  )方式下访问到的操作数为200。
  106. 要构成8K×8位的存储器需要1K×4位的存储器芯片8片。(  )
  107. 设CPU有16根地址线,8根数据线,现有下列存储芯片:RAM(1K×4位,4K×8位,8K×8位)ROM(2K×8位, 4K×8位, 8K×8位),主存地址空间分配: 8000H~87FFH为系统程序区;8800H~8BFFH为用户程序区,用74138译码器进行片选,可以由下面哪组地址线能作为74138译码器的输入端C、B、A。(  )
  108. 设CPU有16根地址线,8根数据线,现有下列存储芯片:RAM(1K×4位,4K×8位,8K×8位)ROM(2K×8位, 4K×8位, 8K×8位),主存地址空间分配: 6000H~67FFH为系统程序区;6800H~6BFFH为用户程序区,用74138译码器进行片选,可以由下面哪组地址线不能作为74138译码器的输入端C、B、A。(  )
  109. 某存储器的容量为32K×16位,则地址线为16根,数据线为15根(   )
  110. 流水线CPU是以空间并行性为原理构造的处理器( )
  111. 存储单元以字节为单位进行编址,现采用存储数据的高字节对应存储器中的低地址编号的存放方式对数据“87654321H”进行从0地址开始存放,请回答2地址存放的数据是87H
  112. 优先级排队器的电路中的INTRP1,INTRP2......INTRPN为优先级的输出端,这些输出端中只能有一个输出端为1
  113. 将补码1,0101001算术右移一位后,得到的结果是1,0010100。
  114. 将补码0,0101001算术左移一位后,得到的结果是出错的。
  115. DMA方式进行外设与主机交换信息时,不需要向主机发出中断请求
  116. 若磁盘的转速提高一倍,则平均寻道时间减半。
  117. 利用大规模集成电路技术将运算器和控制器做在一块基础电路芯片上,这样的芯片叫做单片机。
  118. 第三代计算机所用的基本器件是晶体管。
  119. 保护现场中断系统要解决的问题之一,也是中断系统应该具有的功能
  120. 对阶的原则是大阶向小阶看齐。
  121. 通过对保存在内存中的断点进行转存的方式来防止断点的丢失
  122. 可编程的只读存储器芯片不一定是可改写的。
  123. 32位无符号数表示的范围是0~232
  124. 子程序调用的返回规则是:谁调用了该子程序,子程序结束后就返回谁。
  125. 通常情况下,一个微程序的周期对应一个指令周期( )
  126. 当浮点数的尾数出现00.0***的形式时,需要右归。
  127. 下列关于补码和移码关系的叙述中,正确的是(   )。
  128. 若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的机器码为______。
  129. 一个n+1位整数x原码的数值范围是(    )。
  130. float 型数据据常用 IEEE754 单精度浮点格式表示。假设两个 float 型变量 x 和 y 分别存放在 32 位寄存器 f1和 f2 中,若(f1)=CC90 0000H,(f2)=B0C0 0000H,则 x 和 y 之间的关系为 。( )
  131. Cache的地址映象中比较多的采用“按内容寻址”的相联存储器来实现。
  132. DMA方式的接口电路中有程序中断部件,其作用是____。
  133. 磁盘转速提高一倍,则__________。
  134. 若[X]补=1.1101010,则[X]原=(       )。
  135. 关于指令的功能及分类,下列叙述中正确的是(  )
  136. 计算机的存储器采用分级方式是为了( )
  137. 在下列磁性材料组成的存储器件中,___________不属于辅助存储器。
  138. IEEE 754 单精度浮点格式表示的数中,最小的规格化正数是 。( )
  139. 系统总线中地址线的功能是______。
  140. 若主存每个存储单元存放16位二进制代码,则_________。
  141. 浮点数的表示范围和精度取决于______。
  142. 基址寻址方式中,操作数的有效地址是______。
  143. 在采用偶校验编码时,一组数据位与校验位中共包含有______。
  144. 对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。
  145. 在磁盘和磁带两种磁表面存储器中,存取时间与存储单元的物理位置有关,按存储方式分,________。
  146. 和动态MOS存储器相比,双极性半导体存储器的性能是_________。
  147. 若寄存器内容为11111111,若它等于-1,则为(   )。
  148. 常用的虚拟存储器寻址系统由主存—(    )两级存储器组成。
  149. 对主存储器上信息的访问方式是______。
  150. 超流水线技术指在每个时钟周期可同时并发多条独立的指令。
  151. 运算器由许多部件组成,其核心部分是______。
  152. CPU是指______。
  153. 超标量技术是______。
  154. 一个更高优先级的中断请求可以中断另一个中断处理程序的执行。
  155. Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作______。
  156. 某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。
  157. 一个8K×16位的存储器,其地址线和数据线的总和是______。
  158. 可编程的只读存储器______。
  159. 在单总线结构的CPU中,连接在总线上的多个部件______。
  160. 机器字长指CPU一次能处理的数据位数。
  161. 原码除法符号位单独处理,用异或运算来实现。
  162. 水平型微指令与垂直型微指令相比,前者一次只能完成一个基本操作( )
  163. 补码乘法参加运算的是两个数的补码,符号位在运算过程中自然形成。
  164. 处理数组问题时最好使用寻址方式:基址寻址,用专用寄存器作为基址寄存器。
  165. 在一位符号位判断溢出过程中,如果参加操作的两个数的符号相同,结果符号与原操作数的符号不同,则为溢出。
  166. 可编程逻辑阵列也是主存的一部分。
  167. RISC采用组合逻辑控制,CISC采用微程序控制。
  168. 查询流程包括3条指令:测试指令,转移指令,传送指令。
  169. 使用三态门电路可以构成数据总线,它的输出电平有逻辑“1”、逻辑“0”和高阻(浮空)三种状态。
  170. CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长。
  171. 在计算机系统中,所有的数据传送都必须由CPU控制实现。
  172. 大多数个人计算机中可配置的最大主存容量受指令中地址码位数的限制。
  173. 主存的存取时间与缓存的命中率无关。
  174. CPU的指令控制包括取指令、分析指令、执行指令
  175. 对于相同的机器字长,补码比原码和反码能多表示一个负数。
  176. RISC一定采用流水技术。
  177. 补码一位乘BOOTH算法中,如果乘数最末两位的差为1,则在部分积上加[-x]补再右移一位。
  178. 计算机由运算器,存储器,控制器,输入设备和输出设备五大部件组成。
  179. 当EINT为0时才允许CPU相应中断源发出的中断请求
  180. 四地址指令最多进行4次访存,三地址指令最多进行3次访存
  181. 浮点运算器中的阶码部件可实现加、减、乘、除运算。
  182. 决定计算机精度的技术指标是机器字长。
  183. 中断优先级的判断只能通过硬件优先级排队器来实现
  184. 一个正数的补码和它的原码相同,而与它的反码不同。
  185. 大多数个人计算机中可配置的最大主存容量受地址总线位数的限制。
  186. 取址数据流的最后一步是由CU控制PC+1送到PC中为取下一条指令做好准备
  187. 下列编码中,________是合法的8421码。( )
  188. 设相对寻址的转移指令占3个字节,第一个字节为操作码,第二、三个字节为相对位移量(补码表示),而且数据在存储器中采用以低字节为字地址的存放方式.每当CPU从存储器取出一个字节时,即自动完成(PC)+1→PC.若PC当前值为240(十进制),要求转移到290(十进制),则转移指令的第二、三字节的机器代码是(  ),若PC当前值为240(十进制),要求转移到200(十进制),则转移指令的第二、三字节的机器代码是(  )。(  )
  189. 现代的缓存可分为_______和________两级,并将_______和________分开设置。
  190. 若 x=103,y=-25,则下列表达式采用 8 位定点补码运算实现时,会发生溢出的是 。(  )
  191. 一个8位寄存器内的数值为11001010,进位标志寄存器C为0,若将此8位寄存器循环左移(不带进位位)1位,则该8位寄存器和标志寄存器内数值分别为(    )。
  192. 程序员编程所用的地址称为_________。
  193. 下列关于中断I/O方式和DMA方式比较的叙述中,错误的是(   ).
  194. 在写操作时,对缓存与主存单元同时修改的方法称为________,若每次只暂时写入缓存,直到替换时才写入主存的方法称为_________。
  195. 交叉存贮器实质上是一种______存贮器,它能______执行______独立的读写操作。
  196. 若[X]补=0.1101010,则[X]原=(      )。
  197. 在下列情况下,可能不发生中断请求的是(   ).
  198. 浮点加减中的对阶的原则是______。
  199. 某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是______。
  200. 设置中断排队判优逻辑的目的是(   )
  201. 某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M ×8位的RAM芯片组成 32MB的主存储器,则存储器地址寄存器MAR的位数至少是(  )。
  202. 加法器采用先行进位的目的是______ 。
  203. 在中断周期中,将允许中断触发器置“0”的操作由______完成。
  204. 若采用双符号位,则发生正溢的特征是:双符号位为______。
  205. ______寻址方式对实现程序浮动提供了支持。
  206. 下列叙述中是错误的是(   )。
  207. RAM芯片进行字扩展,也就是串联时,可以(  )。
  208. 在采用______对设备进行编址的情况下,不需要专门的I/O指令组。
  209. 系统总线中地址线的功能是(  )。
  210. n位定点整数(有符号)表示的最大值是(    ).
  211. 下列关于多重中断系统的叙述中,错误的是(    )
  212. 响应中断请求的条件是______。
  213. 假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问 Cache缺失(未命中)50次,则Cache的命中率是( )。
  214. 在相对寻址方式中,如指令中的地址码为20H,则操作数的地址为______
  215. 在浮点机中,判断原码规格化形式的原则是______。
  216. 主存储器的主要技术指标有_______、________和__________。
  217. 某计算机主存空间为4GB,字长为32位,按字节编址,采用32位字长指令字格式。若指令字按边界对齐存放,则程序计数器(PC)和指令寄存器(IR)的位数至少分别是______。( )
  218. 下列寄存器中,汇编语言程序员可见的是______。( )
  219. 某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用直接编码法,共有33各微命令,构成5个互斥类,分别包含7、3、12、5和6个微命令,则操作控制字段至少有______。( )
  220. 某CPU主频为1.03GHz,采用4级指令流水线,每个流水线段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中,没有发生任何流水线阻塞,此时流水线的吞吐率为______。( )
  221. 在微程序控制器中,控制部件向执行附件发出的某个控制信号称为______。( )
  222. 微程序控制存储器属于______的一部分。( )
  223. 程序寄存器的位数取决于______。( )
  224. 下列不会引起指令流水线阻塞的是______。( )
  225. 假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是______。( )
  226. 在一条无条件跳转指令的指令周期内,PC值被修改______次。( )
  227. 结构相关指的是流水线中的各条指令因重叠操作,改变对操作数的读写顺序,从而导致数据相关冲突。
  228. 吞吐率指单位时间内流水线所完成指令或输出结果的数量
  229. 计算机中有关ALU的描述,______是正确的。
  230. 结构相关指的是不同指令争用同一功能部件产生资源冲突。
  231. 在CPU的寄存器中,状态寄存器对用户是透明的。
  232. 超流水线技术指将一些流水线寄存器插入到流水线段中,好比流水线再分段。
  233. 超长指令字技术指把多条能并行操作的指令组合成一条具有多个操作码字段的超长指令。
  234. 指令周期包括取指周期和执行周期。
  235. 在中断接口电路中,向量地址可通过______送至CPU。
  236. 中断服务程序的最后一条指令是______。
  237. 存放欲执行指令的寄存器是______。
  238. CPU不包括______。
  239. 控制器的全部功能______。
  240. 中断标志标志触发器用于______。
  241. 程序计数器PC属于______。
  242. 堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MsP为SP指示的栈顶单元。如果进栈操作的动作是:(A)→MsP, (SP)-1→SP,那么出栈操作的动作应为( )
  243. (  )便于处理数组问题。
  244. 为了缩短指令中某个地址段的位数,有效的方法是采取( )
  245. 下列寻址方式中,最适合按下标顺序访问一维数组元素的是( )
  246. 在指令寻址的各种方式中,获取操作数最快的方式是( )
  247. 设指令中的地址码为A,变址寄存器为X,程序计数器为PC,则变址间址寻址方式的操作数有效地址EA是( )
  248. 在多道程序设计中,最重要的寻址方式是( ).
  249. 假定指令中地址码所给出的是操作数的有效地址,则该指令采用( )
  250. 简化地址结构的基本方法是尽量采用( )
  251. 相对寻址方式中,指令所提供的相对地址实质上是一种( )
  252. 偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是( )
  253. CISC的特点包括指令字长不固定,指令格式多。
  254. 指令中地址码部分所指定的寄存器中的内容是操作数的有效地址的寻址方式称为寄存器寻址。
  255. 操作数在寄存器的寻址方式是寄存器寻址。
  256. 指令的地址码字段存放的一定是操作数;
  257. 运算结果通常存放在其中一个地址码所提供的地址中;
  258. 直接寻址的无条件转移指令的功能是将指令中的地址码送入( )
  259. 指令系统中采用不同寻址方式的目的是( )
  260. 指令中的操作数可能来自控制存储器。
  261. RISC机器______。
  262. 采用变址寻址可扩大寻址范围,且______。
  263. 以下叙述中______是正确的。
  264. 在取指令操作之后,程序计数器中存放的是______。
  265. 在CPU的寄存器中,______对用户是完全透明的。
  266. 以下选项中描述错误的是______。
  267. 变址寻址和基址寻址的有效地址形成方式类似,但是______。
  268. 下列关于I/O接口的叙述中,错误的是(    )。
  269. 下列选项中,能引起外部中断的事件是(    ).
  270. I/O指令实现的数据传送通常发生在(     )。
  271. 下列叙述中,正确的是(    )。
  272. 在统一编址的方式下,区分存储单元和I/O设备是靠(     )。
  273. 在微型机系统中,I/O设备通过(     )与主板的系统总线相连接。( )
  274. 一台字符显示器的VRAM中存放的是(      )。
  275. 与中断处理程序相比,CPU目前运行的用户应用程序的级别最高。
  276. I/O的编址方式采用统一编址方式时,进行输入/输出的操作的指令是(   )。
  277. 若磁盘转速为7200转/分,平均寻道时间为8ms,每个磁道包含1000个扇区,则访问一个扇区的平均存取时间大约是(   )
  278. 输入输出系统由I/O软件和I/O硬件两部分组成。
  279. 采用DMA方式进行数据传送的设备,比不采用DMA方式进行数据传送的设备优先级要高。
  280. 下列描述当中______是正确的。
  281. 在直接程序控制方式下,CPU启动I/O设备的指令开始执行后,直到数据传送完为止,CPU不能执行别的程序。
  282. DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。
  283. 外围设备一旦申请中断,立刻能得到CPU的响应。
  284. DMA方式既能用于控制主机与高速外围设备之间的信息传送,也能代替中断传送方式。
  285. 微型机系统,主机和告诉硬盘进行数据交换一般采用______方式。
  286. 单级中断与多级中断的区别是单级中断只能实现单中断,而多级中断可以实现多重中断或中断嵌套。
  287. 中断发生时,程序计数器内容的保护和更新,是由______完成的。
  288. I/O采用不统一编址时,进行输入输出操作的指令是______。
  289. 以下叙述______是错误的。
  290. DMA方式______。
  291. 鼠标器适合于_____方式实现输入操作。
  292. I/O采用统一编址时,进行输入的操作的指令是(  )
  293. 主机与设备传送数据时,采用______,CPU效率最高。
  294. DMA方式传送数据时,每传送一个数据要占用_____的时间。
  295. 在下列几种存储器中,CPU不能直接访问的是(  )。
  296. 下列各类存储器中,不采用随机存取方式的是(  ) 。
  297. 由于动态RAM的集成度高,功耗小,价格便宜,而且随着其容量不断扩大,速度不断提高,因此被广泛用于计算机的_________。
  298. 多级存储层次结构可分为缓存-主存层次和主存-辅存层次,前者主要解决存储系统的_______问题,后者主要解决存储系统的_________问题。
  299. 设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是(  ) 。
  300. 静态RAM由于其速度快、无需刷新等特点,被广泛用于________。
  301. 磁盘属于( )类型的存储器。(  )
  302. 存储器的存取周期是指( )
  303. 相联存储器与传统存储器的主要区别是前者又叫按________寻址的存储器
  304. 为了解决存储器的_______、_______和_______,这三个主要技术指标之间的矛盾,通常将存储系统分为多级存储层次。
  305. 现代计算机的主存都由半导体集成电路构成。主存是由________、________、_______、________和________ 。
  306. __________的连接是CPU与存储芯片连接的关键。
  307. 计算机的存储器采用分级方式是为了_________。
  308. 半导体存储器是一种易失性存储器,电源掉电后所存信息均将丢失。
  309. 半导体RAM信息可读可写,且断电后仍能保持记忆。
  310. 一个512KB的存储器,其地址线和数据线的总和是_________。
  311. 存储芯片容量不同,其地址线的数量也不同,而CPU的地址线数量往往比存储芯片的地址线数量________。
  312. 当CPU要访问数据时,它先访问虚存,之后再访问主存。
  313. 需要定期刷新的存储芯片是______。
  314. 主存和CPU之间增加高速缓冲存储器的目的是______。
  315. 数据引脚和地址引脚越多芯片的容量越大。
  316. 要访问DRAM,应首先给出地址,之后再给出地址。
  317. 某一RAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最少数目是______。
  318. 下述说法中______是正确的。
  319. 下列器件中,存取速度最快的是______。
  320. 有些计算机将一部分软件永恒地存于只读存储器中,称之为______。
  321. 在下列因素中,与Cache的命中率无关的是______。
  322. 以下这些说法中______是正确的。
  323. 关于总线的叙述,以下正确的是(   )。I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III. 链式查询方式、计数器查询方式、独立请求方式所需控制线路由少到多排序是:链式查询方式、独立请求方式、计数器查询方式
  324. 在计数器定时查询方式下,正确的描述是()。
  325. 为了对N个设备使用总线的请求进行仲裁,在独立请求方式中需要使用的控制线数量约为(  )。
  326. “总线忙”信号的建立者是(  )。
  327. 在某计算机系统中,各个主设备得到总线使用权的机会基本相等,则该系统采用的总线判优控制方式可能是(  )。I.链式查询方式 II.计数器定时查询方式 III.独立请求方式
  328. 在3种集中式总线控制中, (  ) 方式响应速度最快; (  ) 方式对电路故障最敏感。(  )
  329. 在不同速度的设备之间传送数据(    )。
  330. 组成总线时不仅要提供传输信息的物理传输线,还应有实现信息传输控制的器件,它们是总线缓冲器和总线控制器。
  331. 某总线有104根信号线,其中数据线(DB)32根,若总线工作频率为33MHz,则其理论最大传输率为(   )。
  332. 计算机系统中的所有与存储器和I/O设备有关的控制信号、时序信号,以及来自存储器和I/O设备的响应信号都由控制总线来提供信息传送通路。
  333. 在计算机的总线中,地址信息、数据信息和控制信息不能同时出现在总线上。
  334. 独立请求方式,每台设备均有一对总线请求线和总线同意线。
  335. 寄存器和算术逻辑单元ALU之间由通信总线连接。
  336. 在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则(  )。
  337. 下列有关总线定时的叙述中,错误的是(  )。
  338. 总线带宽可以理解为总线的数据传输速率。
  339. 系统总线是指______。
  340. 计算机使用总线结构的主要优点是便于实现模块化,同时减少了信息传输线的数目。
  341. 所谓三总线结构的计算机是指______。
  342. 总线复用方式可以______。
  343. 计算机中使用总线结构便于增减外设,同时______。
  344. 总线中地址线的作用是______。
  345. 在各种异步通信方式中,______速度最快。
  346. 浮点运算可由阶码运算和尾数运算两部分组成。
  347. 定点补码运算时,其符号位不参与运算。
  348. 阶码部件在乘除运算时只进行加、减运算。
  349. 浮点数的正负由阶码的正负号来决定。
  350. +0的原码不等于-0的原码。
  351. 尾数部件只进行乘除运算。
  352. 运算器的主要功能是进行加法运算。
  353. 加法器是构成运算器的主要部件,为了提高运算速度,运算器中通常都采用并行加法器。
  354. 浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。
  355. 某数在计算机中用余3码表示为0111 1000 1001,其真值为______。
  356. 除补码外,原码和反码不能表示-1。
  357. 逻辑运算是没有进位或借位的运算。
  358. 在机器数的四种表示方法中,______对0的表示有两种形式。
  359. 一个8位二进制整数,若采用补码表示,且由4个1和4个0组成,则最小值为______。
  360. 浮点数的IEEE754标准对尾数编码采用的是______。
  361. n位定点补码表示的最大值是______。
  362. 一机器内码为80H,它所表示的真值为-127,则它是______。
  363. ______在补码表示的机器中若寄存器A中存放数9EH,经过一次运算它可以变为CFH。
  364. 零的反码可以表示为______。
  365. 采用变形补码是为了便于______。
  366. 设寄存器内容为80H,若它对应的真值是-127,则该机器数是______。
  367. 十进制数5的单精度浮点数IEEE 754代码为______。
  368. 用海明码来发现并纠正1位错,信息位为8位,则检验位的位数为______。 (  )
  369. 下列校验码中,奇校验正确的是______。( )
  370. 能发现两位错误并能纠正1位错的编码是(     )。
  371. 已知计算机中用8421码表示十进制数,A和B的编码表示分别为0011 1000和0010 0011,则A+B的结果为______。( )
  372. 下列关于ASCII编码,正确的描述是______。( )
  373. 若十进制数为137.5,其八进制数为______。(  )
  374. 下列各种数制的数中,最小的数是 ______。(  )
  375. 一个16位无符号二进制数的表示范围是______。( )
  376. 两个数7E5H和4D3H相加,得______。( )
  377. 操作系统属于系统软件。
  378. 计算机总线用于传输控制信息、数据信息和地址信息的设施。
  379. 计算机系统软件是计算机系统的核心软件。
  380. 决定计算机运算精度的主要技术指标是计算机的字长。
  381. 计算机主机由CPU、存储器和硬盘组成。
  382. 计算机运算速度是指每秒钟能执行操作系统的命令个数。
  383. 微处理器可以用来做微型计算机的CPU。
  384. 下列______不是输入设备。
  385. 电子计算机的算术/逻辑单元、控制单元及主存储器合称为______。
  386. 32位的个人计算机,一个字节由______位组成。
  387. 运算器的核心部件是______。
  388. 用户与计算机通信的界面是______。
  389. 输入、输出装置以及外接的辅助存储器称为______。
  390. 存储器主要用来______。
  391. 一个节拍信号的宽度是指_____。
  392. 一片1MB的磁盘能存储______的数据。
  393. 计算机硬件能直接执行的只能是_____。
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!
点赞(6) dxwkbang
返回
顶部