项目三测试
1.能够存储0.1二进制信息的器件是( )
A:TTL门
B:触发器
C:译码器
D:CMOS门

答案:B
2.触发器是一种( )
A:单稳态电路
B:无稳态电路
C:三稳态电路
D:双稳态电路
3.下列触发器中,输入信号直接控制输出状态的是( )
A:边沿K触发器
B:主从JK触发器
C:钟控RS触发器
D:基本RS触发器
4.同步JK触发器在CP=1期间,当输入信号J=1.K=0变为J=0.K=0,触发器的输出状态( )。
A:保持0态
B:由0态变为1态
C:由1态变为0态
D:保持1态
5.同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序电路( )
A:没有触发器
B:没有统一的时钟脉冲控制
C:输出只与内部状态有关
D:没有稳定状态
6.要使JK触发器的状态和当前状态相反,所加激励信号J和K应为( )
A:00
B:01
C:10
D:11
7.对于同步D触发器,要使输出为1,则输入信号D就满足( )
A:不确定
B:D=1
C:D=0
D:D=0或D=1
8.D触发器只有时钟脉冲上升沿有效这种类型。( )
A:错 B:对 9.同一逻辑功能的触发器,其电路结构一定相同。( )
A:错 B:对 10.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )
A:错 B:对 11.将D触发器的Q端与D端连接就可以构成T’触发器。( )
A:错 B:对 12.K触发器在CP作用下,若J=K=0,其状态保持不变。( )
A:错 B:对 13.触发器是时序逻辑电路的基本单元。( )
A:错 B:对 14.RS.JK.D和T四种触发器中,唯有RS触发器存在输入信号的约束条件。( )
A:对 B:错 15.所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。( )
A:对 B:错

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(17) dxwkbang
返回
顶部