1. 十进制数转换为二进制数的转换规则为( )。

  2. 答案:整数部分和小数部分需要分开进行###整数部分转换采用除2取余,先得到的余数作为二进制数的低位,后得到的余数作为二进制数的高位。###小数部分转换采用乘2取整,先得到的余数作为二进制数的高位,后得到的余数作为二进制数的低位。
  3. 下列信号中,( )与输入信号相关。

  4. 答案:米利型输出###触发器的激励###触发器的次态
  5. 双稳态触发器的常见电路结构有( )。

  6. 答案:主从触发器###维持阻塞触发器###利用传输延迟的触发器
  7. 单稳态触发器常用于( )

  8. 答案:延时###定时
  9. 激励方程组描述了触发器的激励信号与( )的关系。

  10. 答案:输入信号###触发器的现态
  11. 描述时序逻辑电路的方程组包括( )

  12. 答案:输出方程组###状态方程组###激励方程组
  13. 下列关于逻辑函数化简正确的是( )。

  14. 答案:

  15. 答案:00011100###00011111###00011110
  16. 与异步计数器相比,同步计数器( )。

  17. 答案:受到统一时钟脉冲信号的控制###结构更复杂###工作速度更快
  18. 以下不属于四输入变量组成的最大项的是( )。

  19. 答案:
  20. 用555定时器构成的施密特触发器可以改变电路输出波形的频率。( )

  21. 答案:错
  22. 使用格雷码的方案对时序电路输出状态进行编码可以减少发生竞争-冒险的可能。( )
  23. A/D转换器的位数越多,各离散电平之间的差值越小,量化误差越小。( )
  24. 噪声容限表示门电路的抗干扰能力。电路的噪声容限愈大,其抗干扰能力愈强。( )
  25. 驱动共阳极七段显示器的显示译码器,其输出为高电平有效。( )
  26. 74x139中有两个一样的2线-4线译码器,它们共用接地和接电源端口。( )
  27. A/D转换器的二进制数的位数越多,量化单位Δ越小。( )
  28. 逻辑函数表达式中的真值表,逻辑表达式,逻辑电路图,波形图等之间是可以相互转换的。( )
  29. 4位数值比较器在比较两个4位二进制数的大小时,先比较的是最高位的大小。( )
  30. 已知逻辑函数A + B = A+ C,则B = C。( )
  31. 二进制代码中8421BCD码、5421BCD码格雷码等都是有权码,而余3码、余3循环码等都是无权码。( )
  32. 施密特触发器具有两个稳态,而单稳态触发器电路只有一个稳态。( )
  33. 按照国家标准,数据从低位向高位移动称之为右移。( )
  34. 将两个模为10的计数器串联连接以后可以形成一个模为( )的计数器。
  35. 将随时间连续变化的模拟量转换为在时间上离散的模拟量的过程称为( )。
  36. 两个4位二进制数相加,最高位相加相当于( )相加。
  37. 一个8位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001100时,输出电压Vo为多少伏?( )
  38. 以下电路中,不是时序逻辑电路的是( )。
  39. 把一个4进制计数器和一个5进制计数器串联,可以构成一个( )进制计数器。
  40. 只用3线-8线译码器74x138构成6线-64线译码器,需要( )片74x138。
  41. 将二进制数(1001.01101)B转换为十进制数是( )。
  42. 半加器的和输出信号S与两个加数的A、B之间是( )逻辑关系。
  43. 以下哪个器件有两个稳态且有两个不同的触发电平,具有回差特性?( )
  44. 欲将8421BCD码转换为余三码,只需要一片( )。
  45. PN结正偏是指( )。
  46. 仿照74HC85设计一个8位的数值比较器,需要的输入和输出端口的数量是( )。
  47. N沟道场效应管的漏极电流由( )的漂移运动形成。
  48. 多谐振荡器可产生的波形是( )
  49. 能起定时作用的电路是( )
  50. 单稳态触发器的输出脉冲宽度取决于( )
  51. 并行比较A/D转换器的转换速度比逐次比较型A/D转换器的转换速度快。( )
  52. 能够将模拟信号转换为数字信号的器件为( )
  53. A/D转换过程中必然会出现量化误差。( )
  54. A/D转换器一般要经过以下几个过程( )
  55. 将采样电压表示为一最小数量单位的整数倍,这一转换过程称为( )
  56. 某8位D/A转换器,当输入全为1时,输出电压为5.1V,当输入D=(10000010)2时,输出电压为( )
  57. 选择D/A转换器时应考虑的因素有( )
  58. 一个8位D/A转换器的分辨率为( )
  59. 逐次比较型A/D转换器完成一次转换所需时间与以下哪些因素有关?( )
  60. 用555定时器可以组成哪些电路( )
  61. 用门电路组成的单稳态触发器的输出脉冲宽度和电路的RC值有关( )
  62. 555定时器构成的施密特触发器用于波形变换时可以改变输出矩形波的频率。( )
  63. 为了实现高的频率稳定度,常采用( )。
  64. 用施密特触发器进行波形变换时,下列说法正确的是( )
  65. 下列器件中没有稳定状态的是( )
  66. 可重复触发单稳态触发器,在暂稳态期间,如有触发脉冲输入,电路的输出脉冲宽度不受其影响,仍由电路中的RC值确定。( )
  67. 单稳态触发器用于组成噪声消除电路时,单稳态触发器的输出脉宽应小于噪声宽度而大于信号脉宽,才可消除噪声。( )
  68. 用555定时器组成施密特触发器,当控制电压端vIc通过0.01uF电容接地,电源电压为5V,则回差电压为( )
  69. 单稳态触发器可以用于( )。
  70. 关于“一对一”编码方案的说法中,错误的是( )。
  71. 两个状态互为等价状态,则它们一定( )。
  72. 使用穆尔型输出代替米利型输出通常能大大提高电路的抗干扰能力。( )
  73. 结构较复杂、运行速度较快的时序电路广泛采用同步方式来实现。( )
  74. 集成同步二进制计数器74LVC161的TC端口输出高电平时,说明此时计数器发生进位操作。( )
  75. 时序逻辑电路的功能表达方式有( )。
  76. 若采用反馈异步清零法构建9进制的计数器,则反馈信号应该根据( )状态来生成。
  77. 74LVC163是具有同步清零功能的计数器,其余功能与74LVC161相同。则此“同步清零”功能是在( )时刻完成的。
  78. 双向移位寄存器的数据输入方式不包括( )。
  79. 时序逻辑电路的结构特征有( )。
  80. 某JK触发器的现态为1,次态为0,说明其激励可能是( )。
  81. 触发器对边沿敏感,因此抗干扰能力比锁存器更强。( )
  82. 传输门控D锁存器和逻辑门控D锁存器是两种逻辑功能不同的锁存器。( )
  83. T触发器的功能包括( )。
  84. 8D锁存器74HC/HCT373的主要工作模式包括( )。
  85. 编码器CD4532中,当输出为000时,还需要通过( )端口是否为高电平来判断是否为正常编码输出。
  86. 要实现3变量的逻辑函数,可以使用( )加上若干基本逻辑门来实现。
  87. 半加器在做加法时只考虑了两个加数本身,而没有考虑低位的进位。( )
  88. 组合逻辑电路设计的一般步骤包括( )。
  89. 组合逻辑电路中的竞争现象都会导致冒险的产生。( )
  90. 数值比较器的扩展方式有串联和并联两种,其中并联连接方式比串联连接方式运行速度快,但需要更多的芯片来构成。( )
  91. 当vGS=0时,N沟道耗尽型MOS管中依然存在N型沟道。( )
  92. 若增加电源电压时,电路的工作速度变快,功耗降低。( )
  93. 以下哪些属于CMOS逻辑门电路的重要技术参数( )。
  94. 三态输出门电路有三种状态,输出高电平,输出低电平,高阻态。( )
  95. 相比TTL器件,以下是一些关于CMOS逻辑门的说法,正确的是( )。
  96. 在数字电路中,MOS管工作在输出特性的什么区域( )。
  97. CMOS与非门的低电平输入电流为1mA,高电平输入电流为20mA,最大灌电流为20mA,最大拉电流为300mA,其扇出系数为( )。
  98. 下列门电路中,( )门的每门功耗最小。
  99. n变量可以构成( )个最小项或最大项。
  100. 下列逻辑代数等式中正确的是( )。
  101. 最小项具有以下哪些性质( )。
  102. 以下哪些是逻辑函数的表达方式。( )
  103. 十进制数(-20)D的八位补码是( )。
  104. 8421BCD码(10010111)BCD对应的十进制数是( )。
  105. 将十进制数(234)D转换为十六进制数是( )。
  106. 正数的反码,补码与原码相同。( )
  107. (0.251)D转换为小数点后4位有效数字的二进制数是(0.0100)B。( )
  108. 与(107.39)D大小相等的数是( )
  109. 二进制数(1011)B对应的格雷码是( )。
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!
点赞(9) dxwkbang
返回
顶部