- 数字逻辑电路按功能来划分两大类,它们分别是( )。
- 对N位寄存器以下叙述正确的是( )。
- 与二进制数10010110.01对应的十六进制数为()
- 有一个或非门构成的SR锁存器,当输入为R=0,S=1时,则Q*为()
- 将二进制数1011.01转换为对应的十进制数是()
- 已知Y=A+AB´+A´B,下列结果中正确的是()
- 如需要判断两个二进制数的大小或相等,可以使用( )电路。
- 输出低电平有效的二—十进制译码器的输入8421BCD码为0110时,其输出Y'9~Y'0为( )。
- 一个数据选择器的地址输入端有3 个时,最多可以有( )个数据信号输出。
- 运用你学过的逻辑代数公式,下列不正确的是( )
- 用公式法化简逻辑函数Y=AC+BC'+A'B最简与或式为( )
- 构成一个五进制的计数器至少需要()个触发器
- 有一个与非门构成的SR锁存器,当输入为R'=1,S'=0时,则Q*为()
- 一个有双输入端 A、B 的或非门,当 B 分别为0、1时,输出 Y分别为
- 下列对组合逻辑电路特点的叙述中,错误的是( )
- 3线—8线译码器74HC138,当片选信号S1S2´S3´为( )时,芯片被选通
- 下列中规模组合逻辑器件中,能够将并行数据转换成串行数据的是( )
- 在逻辑代数基本运算法则中:A+A=( )。
- 一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。
- 把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
- 对4位二进制集成计数器以下叙述正确的是( )。
- n位数码全为1的二进制数对应的十进制数为( )
- 下列等式不正确的是( )
- 用公式法化简函数为最简与或式F=A+ABC+AB'C'+BC+B'C'
- 在设计8421BCD码的译码器时,可以做为无关项在设计中加以利用的伪码为 0000 ~ 1111 中16 种状态的( )
- 下列不是3线 ─ 8线译码器74LS138 输出端状态的是( )
- JK触发器要实现Q*=1时,J、K端的取值为( )
- 将具有约束条件AB+AD'=0的逻辑函数F=∑m(0,2,3,4,6,7,9),化为最简与或式结果应为( )。
- 若在编码器中有50个编码对象,则输出二进制代码位数至少需要( )位
- 同步计数器是指( )的计数器。
- D触发器的特征方程Q*=D,而与Qn无关,所以,D触发器不是时序电路。
- 下列编码器中,对输入信号没有约束的是( )
- 时序逻辑电路是数字电路中非常重要的知识,下面所讲的不属于时序逻辑电路的特点的是()
- 用公式法化简函数为最简与或式F=AB'+A'CD+B+C'+D'
- 优先编码器同时有两个输入信号时,是对( )的输入信号编码。
- 经过有限个CP脉冲后,可由任意一个无效状态进入有效状态的计数器是( )自启动的计数器。
- A+BC=( )。
- 对于JK触发器,输入J=1,K=1,CLK脉冲作用后,触发器的次态应为( )。
- 下列等式正确的是()
- ( )码属于无权码
- JK触发器,若输入J=1,K=0,则时钟有效后,触发器的次态应为( )。
- 用公式法化简逻辑函数Y=A+(B+C')'(A+B'+C)(A+B+C)最简与或式为( )
- 若变量A,B,C,D,E取值为10011时,某最小项的值为1,则此最小项是( )
- 0 输出有效的3线─8线译码器74LS138,若使输出Y3=0, 则输入量A2A1A0应为( )
- 逻辑函数Y(A,B,C,D)=∑m(3,5,6,7,10)+∑d(0,1,2,4,8),最简与或式为( )
- 用公式法化简逻辑函数Y=ABD+AB'CD'+AC'DE+A最简与或式为( )
- 以下哪一些不符合对偶规则( )。
- 设计一个能存放8位二进制代码的寄存器,需要( )个触发器。
- 卡诺图化简是逻辑函数化简的有效工具,关于卡诺图化简,下列不正确的是( )
- 由3级触发器构成的环型和扭环型计数器的计数模值依次为( )。
- 8线—3线优先编码器,输入端低有效,输入端I0’、I7’同时有效时,输出原码输出,则输出结果为( )。
- 二-十进制编码器是指( )。
- 下列各种门中,属于复合逻辑门的是()
- 一个8选1的数据选择器,当选择控制端A2A1A0的值分别为101时,输出端输出( )的值。
- 一个多位数357,请用8421BCD码表示为()
- 4位数值比较器74LS85三个扩展端不用时应按( )连接
- 逻辑函数Y(A, B, C, D)=∑m(0,2,4,6,9,13) + d(1,3,5,7,11,15)的最简与或式为( )
- 四位移位寄存器可以寄存四位数码,若将这些数码从串行数据输入端移入寄存器,需经过( )个时钟周期。
- 若J=K′,则完成( )触发器的逻辑功能.
- 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=( )
- 与二进制数1101011.011对应的八进制数为()
- 由或非门构成的RS触发器的特征方程是( )
- 对于或非门,只要有一个输入为高电平,则输出就为0(低) 电平,所以对或非门多余输入端的处理不能接1(高)电平。
- 能记忆一位二值信号的基本逻辑单元叫触发器。
- 从若干输入数据中选择一路作为输出的电路叫数据选择器。
- 移位寄存器的主要功能有( )。
- 属于组合逻辑电路的部件是( )
- 集成电路74LS138是3/8 线译码器,译码器为输出低电平有效,若输入为A2A1A0=101 时,输出由高位到低位应为( )。
- 若要设计一个脉冲序列为1101001110的序列信号发生器,应选用( )进制计数器。
- 二进制数10101转换为十进制数是()
- 3线 ─ 8线译码器74LS138,当控制端使其处于不译码状态时,各输出端的状态为( )
- 16选1的数据选择器地址输入( 控制)端有( )个。
- 8421BCD码的权值从高位到低位分别为()
- 一位数据比较器,若A、B为两个一位数码的表示变量,当A>B时输出Y=1,则输出Y的表达式为 Y=( )
- 下列电路中不属于时序电路的是( )。
- 半加器和的输出端与输入端的逻辑关系是( )
- 一个触发器可记录一位二进制代码,它有( ) 个稳态。
- 任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫( )。
- 用四选一数据选择器实现函数Y= A1A0+ A1´A0,应使 ( )
- 带符号位二进制数(101101)2的补码是( )
- 以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路
- 表示一个最大的3位十进制数,所需二进制数的位数至少是( )
- 若0110 1001 0101采用8421BCD码,请写出其对应的十进制数字为()
- 三变量的全部最小项有( )
- 欲表示十进制数的十个数码,需要二进制数码位的位数是()
- 逻辑函数Y(A,B,C)=∑m(0,1,2,4,6)为最简与或式为( )
- 构成时序电路最基本的元器件是()
- 101键盘的编码器输出()位二进制代码
- 十进制数39.54的余3BCD码是()
- 下列等式正确的是( )
- 组合电路不含有记忆功能的器件。
- 格雷码具有任何相邻码只有一位码元不同的特性
- JK触发器没有翻转功能。
- 将8个“1”异或起来得到的结果为1。
- 组合逻辑电路的特点有( )。
- 对一个3线-8线译码器正确的叙述是( )。
- 对计数器以下叙述正确的是( )。
- 按集成度可以把集成电路分为( ) 集成电路。
- 将与非门当做反相器使用时各输入端连接的方法是( )。
- 用公式法化简函数为最简与或式F=A'C'+A'B'+A'C'D'+BC
- 全加器是指( )。
- 二极管的正向接法是( )。
- 欲使D触发器按Q*=Q'工作,应使输入D=( )
- 编码器的逻辑功能是将( )
- 4位二进制减法计数器从0000开始计数,其下一个计数值为( )。
- 把一个五进制计数器与一个四进制计数器串联最大可得到( )进制计数器。
- 当要在数码管上显示5时,则其输入端上应加()信号
- 与二进制数1111等值的十进制数是()
- 逻辑函数Y(A,B,C)=∑m(6,7),约束条件:m0+m4+m5=0的最简与或式为( )
- 写出9对应的余3码是()
- 4选1数据选择器的地址输入为A1 、 A0 ,数据输入为D0、D1、D2、D3 ,若用它实现逻辑函数F =A+B,且A、B作地址输入量,则要求数据输入端D0D1D2D3为( )
- 逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为()
- (8C)H的等值十进制数是( )
- (36)10转换为二进制数是( )
- 逻辑函数Y(A,B)=A+B’的最小项之和为()
- 译码器的逻辑功能是将( )
- ( )是时序逻辑电路的典型电路。
- 下列逻辑函数中,F恒为0的是()
- 有一个与非门构成的SR锁存器,当输入为R'=1,S'=1时,则Q*为()
- 用公式法化简函数为最简与或式F=AB'CD+ABC'D'+AB'+AD'+AB'C
- 带符号位二进制数(001101)2的补码是( )
- 二进制数-10110的补码为 ( )
- 与十进制数9等值的二进制数为()
- 一个四输入端与非门,使其输出为0的输入变量取值组合有( )种
- N个触发器可以构成能寄存( )位二进制数码的寄存器。
- 一个两输入端的门电路,当输入为1和0时,输出不是1的门是()
- 8线—3线优先编码器74HC148输入端I1’、I5’同时有效时输出二进制数为( )。
- 用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=A2+A2´A1´,应( )。
- 移位寄存器不具有的功能是( )
- 一个三变量的逻辑函数,其最小项m0*m7结果为()。
- 能实现1位二进制带进位加法运算的是( )。
- 构成一个六进制的计数器至少需要( )个触发器
- 通过级联方法,把两片4位二进制计数器74LS161连接成为8位二进制计数器后,其最大模值是100
- 集成四位同步二进制加法计数器74161用置数法来改接成其它进制计数器时,由于置数端是同步的,所以预置数时对应的状态是计数循环中的一个稳定的状态。
- 时序逻辑电路按触发器时钟端的连接方式不同可以分为( )。
- 可以用来暂时存放数据的器件叫( )。
- 四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过( )个时钟周期。
- 3级触发器若构成环型计数器,其模值为( )。
- 下面属于时序电路的特点的是()
- 若4位同步二进制减法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为( )。
- 钟控RS触发器的特征方程是( )
- 有一个与非门构成的SR锁存器,当输入为R'=0,S'=1时,则Q*为()
- RS触发器中,不允许的输入是()
- 当JK触发器处于翻转功能时,其输出的次态为( )。
- 对于JK触发器,若J=K,则可完成 ( )触发器的逻辑功能
- 对触发器正确的叙述是( )。
- 按逻辑功能来划分,触发器可以分为( )。
- 存储8位二进制信息要( )个触发器。
- 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( )。
- 当变量A,B,C取值为000和111时,输出Y为1,其他均为0. 因此它是一种能够判断( )。
- 一个二进制编码器若需要对4个输入信号进行编码,则要采用4位二进制代码
- 将1999个“1”异或起来得到的结果为1
- 一位数据比较器,若A、B为两个一位数码的表示变量,当A>B时输出Y=1,则输出Y的表达式为 Y=( )
- 4位二进制译码器 ,其输出端个数为( )
- 下列电路中,不属于组合逻辑电路的有( )。
- 组合逻辑电路在电路结构上的特点是( )。
- 对于普通编码器和优先编码器下面的说法正确的是( )
- 输出高电平有效的4线—16线译码器的输入,ABCD=1010时,输出Y15~Y0=( )。
- 正逻辑关系是指( )。
- 基本逻辑门是 ( )。
- 为实现数据传输的总线结构,要选用( )门电路。
- 三态输出门的输出端可以出现( )3种状态。
- 函数 Y=B'+A 中,包含的最小项个数为 ( ).
- 逻辑函数Y(A, B, C, D)=∑m(3,5,6,7,10) + ∑d(0,1,4,8)的最简与或式为( )
- 用公式法化简函数为最简与或式F=A+C+B'+A'BC'
- 逻辑函数Y(A, B, C, D)=∑m(0,1,2,3,4,6,8,9,10,11,14)的最简与或式为( )
- 在何种输入情况下,“或非”运算的结果是逻辑0
- 逻辑函数的表示方法中具有唯一性的是()
- 求一个逻辑函数F的对偶式,可将F中的( )。
- 用公式法化简逻辑函数Y=AB(A+B'C)最简与或式为( )
- 对于一个逻辑函数而言,任意两个最小项之积为()。
- 当变量 A、B、C 取值为101 时,下列三变量函数最小项中等于1 的是
- 8421BCD码0010 0101 0100转换成十进制数为()
- 数字电路中用“1”和“0”分别表示两种状态,二者通常无大小之分
- 十进制数25用8421BCD码表示为( )
- 与二进制数1101011.011对应的十六进制数为()
- 以下代码中为无权码的为()
- BCD码1001对应的余3BCD码是()
- (17)10对应的二进制数是( )
- 与二进制数101.011等值的十进制数是()
- 数字逻辑课程是计算机专业的一门学习硬件电路的专业基础课。
- 计算机的运算器是能够完成算术和逻辑运算的部件,逻辑运算比如与运算。
- 计算机的五大组成部分是()、()、()、输入设备和输出设备。
答案:组合逻辑电路###时序逻辑电路
答案:它可以存储N位二进制数###它需要N个触发器构成
答案:96.4
答案:1
答案:11.25
答案:Y=A+B
答案:数据比较器
答案:1110111111
答案:16
答案:翻转
答案:A(A+B)´=A+B´
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!