提示:内容已经过期谨慎付费,点击上方查看最新答案

计算机组成原理

  1. 浮点加减运算中,在对阶时( )。

  2. A:将加数的阶码调整到与被加数的阶码相同 B:将被加数的阶码调整到与加数的阶码相同 C:将较大的一个阶码调整到与较小的一个阶码相同 D:将较小的一个阶码调整到与较大的一个阶码相同
    答案:将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行右移操作AI参考:在对阶过程中,如果两个数的阶码差距较大,需要将较大的数的阶码调整到与较小的一个阶码相同。这样做的目的是使得两个数的阶码差距缩小到可以接受的范围内,从而进行正确的浮点加减运算。因此,选项C是正确答案。'
  3. 微型计算机指令一般包含( )。

  4. A:控制信息和数据信息 B:源操作数和目标操作数 C:数据和各种运算符号 D:操作码和地址码两部分
    答案:操作码和地址码
  5. 计算机分类中,性能最好,体积最大,功耗最大的计算机是( )。

  6. A:单片机 B:超级计算机 C:服务器 D:微型机
    答案:超级计算机
  7. 为了便于实现多级中断,保存现场最有效的方法是采用( )。

  8. A:外存 B:堆栈 C:存储器 D:通用寄存器
    答案:堆栈
  9. 在基数为2的浮点数中,为了保持数值不变、尾数右移3位,阶码要( )。

  10. A:加1 B:加3 C:减1 D:减3
    答案:加3
  11. 计算机字长取决于哪种总线的宽度( )。

  12. A:数据总线 B:控制总线 C:通信总线 D:地址总线

  13. 微型计算机采用总线结构连接CPU、内存储器和外设,总线由三部分组成,它包括( )。

  14. A:地址总线、逻辑总线和信号总线 B:数据总线、地址总线和控制总线 C:数据总线、传输总线和通信总线 D:控制总线、地址总线和运算总线

  15. 若X 1的原码、X 2的反码、X 3的补码均为1111,则( ) 。

  16. A:X 2 最大 B:X 1 最大 C:X 1 =X 2 =X 3 D:X 3 最大
    AI参考:正确答案是D,X3最大。因为题目中给出了X1的原码、X2的反码和X3的补码都是1111,而最高位为1的数是最大的,所以X3最大。而X1和X2的最高位为0,所以它们之间的大小关系无法确定。因此,正确答案是D。'
  17. 以下有关磁盘存储器信息存储原理的叙述中,错误的是( )。

  18. A:共有三种不同的磁化状态 B:信息在磁盘表面以磁化状态形式存储 C:磁盘片的两个面都可存储信息 D:每个磁化状态对应一位二进制信息

  19. RAM和ROM的主要区别是( )。

  20. A:ROM是外存,RAM是内存 B:断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失 C:断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失 D:RAM是外存,ROM是内存

  21. 磁盘存储器存取信息的最基本单位是( )。

  22. A:扇区 B:磁道 C:字长 D:字节

  23. 在计算机中对以下几个部件访问速度最快的是( )。

  24. A:硬盘 B:RAM C:光盘 D:软盘

  25. 内存与外存比较具有( )优点。

  26. A:价格低 B:存取速度快 C:存储容量大 D:盘上信息可以长期脱机保存

  27. 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为16MHz,总线带宽是多少?( )

  28. A:64MB/s B:128MB/s C:32MB/s D:256MB/s

  29. 中断向量地址是( )。

  30. A:子程序入口地址 B:中断服务程序入口地址 C:中断服务程序入口地址的地址 D:主程序返回地址
    AI参考:正确选项是B:中断服务程序入口地址。中断向量地址是用于在计算机系统中处理中断事件的地址,它指向对应的中断服务程序入口地址。中断服务程序是操作系统为了响应特定的中断事件(如硬件中断、软件中断等)而预先编写的程序片段。中断向量地址是用来快速定位中断服务程序的入口地址的,因此它本身并不是子程序入口地址、主程序返回地址或其他任何特定类型的地址。'
  31. 发生中断请求的条件是( )。

  32. A:机器内部发生故障 B:一次DMA操作开始 C:一次I/O操作开始 D:一条指令执行结束
    AI参考:一次I/O操作开始是发生中断请求的条件。中断请求通常是由于硬件或软件发生异常或需要立即处理的事件而产生的请求,需要操作系统或程序立即响应并采取相应的措施。在计算机系统中,中断请求通常是在一次I/O操作开始时发生的,这是因为I/O设备通常需要占用计算机的中央处理器一段时间来完成其操作,而在这段时间内,如果发生了其他需要立即处理的事件(如机器内部故障、一次DMA操作等),就会产生中断请求。因此,一次I/O操作开始的条件是发生中断请求的一个常见原因。选项A和B虽然也可能导致中断请求,但不是最普遍的情况;选项D描述的是一条指令执行结束的情况,通常不是产生中断请求的条件。因此,正确答案是C:一次I/O操作开始。'
  33. CRT的颜色数为256色,则刷新存储器每个单元的字长是( )。

  34. A:7位 B:16位 C:8位 D:256位

  35. 以下不属于输入设备的是( )。

  36. A:鼠标 B:扫描仪 C:显示器 D:键盘
    AI参考:正确选项是C:显示器。显示器是用于显示图像和文字的设备,它不属于输入设备,而是属于输出设备。输入设备包括鼠标、键盘、扫描仪等,它们将数据输入计算机,而显示器则是将计算机处理后的数据呈现给用户。'
  37. 32位微机中的32是指该微机( )。

  38. A:具有32根地址总线 B:能同时处理32位二进制数 C:运算精度可达小数点后32位 D:能同时处理32位十进制数
    AI参考:正确选项是【A:具有32根地址总线】。在32位微机中,32指的是该微机的地址总线数量为32根,即该微机的内存寻址能力为2的32次方字节,也就是约4GB的内存空间。其他选项中,能同时处理32位二进制数、运算精度可达小数点后32位、能同时处理32位十进制数都与32位微机的定义无关。'
  39. 计算机指令系统中,采用不同的寻址方式可提高编程灵活性,立即寻址是指( )。

  40. A:操作数在地址计数器中 B:操作数在寄存器中 C:操作数包含在指令中 D:操作数的地址包括在指令中

  41. 计算机的存储器采用分级存储体系结构的目的就是( )。

  42. A:解决存储容量、价格与速度间的矛盾 B:减小机箱的体积 C:便于系统升级 D:便于读写数据

  43. CD-ROM 常作为多媒体套件中的外存储器,它是( )。

  44. A:只读光盘 B:只读大容量软盘 C:只读存储器 D:只读硬盘

  45. 在下列几种存储器中,CPU可直接访问的是( )。

  46. A:磁盘 B:磁带 C:主存储器 D:光盘

  47. 在采用DMA方式高速传输数据时,数据传送是( )。

  48. A:由总线控制器发出的控制信号控制下完成的 B:在DMA控制器本身发出的控制信号控制下完成的 C:由CPU执行的程序完成 D:由CPU响应硬中断处理完成的

  49. 冯·诺依曼机器以( )为中心。

  50. A:显示器 B:运算器 C:寄存器 D:控制器
    AI参考:正确答案是D:控制器。控制器是冯·诺伊曼机器的核心,用于执行程序所规定的各种操作。其他选项不符合机器的运行规则,比如显示器显示程序运行结果,运算器执行算数和逻辑运算,寄存器用于暂存数据。因此,本题答案为D。'
  51. I/O接口应位于( )。

  52. A:总线和I/O设备之间 B:主机和I/O设备之间 C:CPU和内存储器之间 D:主机和总线之间
    AI参考:答案:B解析:I/O接口应位于主机和I/O设备之间,用于处理主机和I/O设备之间的通信和控制。总线用于主设备和设备之间的数据传输,CPU和内存储器之间有高速缓存等媒介,所以这两者之间的通信主要通过指令来进行控制。而主机和总线之间也有缓冲等机制,因此这个选项也不对。所以,只有选项B是正确的。'
  53. 微型计算机中,控制器的基本功能是( )。

  54. A:控制系统各部件正确地执行程序 B:传输各种控制信号 C:存储各种控制信息 D:产生各种控制信息

  55. 执行指令时,以寄存器的内容作为操作数的地址,这种寻址方式称为( )寻址。

  56. A:相对 B:寄存器 C:寄存器间接 D:基址变址

  57. 设X= -0.1011,则[X]为( )。

  58. A:1.1011 B:1.0101 C:1.0100 D:1.1001

  59. 20根地址线的寻址范围可达( )。

  60. A:640KB B:4096KB C:512KB D:1024KB

  61. 下列关于微操作的描述正确的是( )。

  62. A:同一CPU周期中,可以并行执行的微操作叫相斥性微操作 B:同一CPU周期中,可以并行执行的微操作叫相容性微操作 C:同一CPU周期中,不可以并行执行的微操作叫相斥性微操作 D:在不同的CPU周期,可以并行执行的微操作叫相斥性微操作
    AI参考:答案是B和D。微操作是指CPU对存储器或输入输出接口进行读写操作的微小动作。同一CPU周期中,可以并行执行的微操作称为相容性微操作,因为在同一时间,一个微操作只能执行一个指令,其他微操作需要等待当前指令执行完毕后才能执行。在不同的CPU周期,可以并行执行的微操作称为相容性微操作,因为不同的CPU周期可能会有不同的指令执行顺序,因此可以在不同的CPU周期并行执行不同的微操作。因此,选项B和D是正确的。选项A和C是错误的,因为同一CPU周期中,不可以并行执行的微操作和在不同的CPU周期可以并行执行的微操作是不同的概念。'
  63. 在计算机系统的层次结构中,微程序级属于硬件级。( )

  64. A:错 B:对

  65. I/O设备的统一编址就是将I/O地址看成存储器地址的一部分。( )

  66. A:对 B:错

  67. CPU中跟踪指令后继地址的寄存器是指令寄存器。( )

  68. A:对 B:错

  69. 第三代计算机主要采用中小规模集成电路。( )

  70. A:错 B:对
    AI参考:答案:B:对。第三代计算机采用的电子器件为中小规模集成电路,因此选项B正确。'
  71. 平均寻址时间就是平均寻道时间。( )

  72. A:对 B:错
    AI参考:答案:B:错。平均寻址时间并不等于平均寻道时间,平均寻址时间是在已知目标数据轨道的位置情况下,平均等待找到数据轨道所需的时间。而平均寻道时间是指电机在接受一条指令后移动磁头到目标数据轨道所需的时间。因此,这两个概念是有区别的。'
  73. 在机器指令与微指令之间的关系中,一条机器指令对应一个微程序,这个微程序由若干条微指令序列组成。( )

  74. A:错 B:对
    AI参考:答案:B:对。机器指令与微指令之间是一对多的关系,一条机器指令对应多个微指令,而微程序是实现一条机器指令功能的一个微指令序列。因此,一条机器指令对应一个微程序的说法是不准确的。'
  75. 冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中。( )

  76. A:错 B:对

  77. 分布式仲裁不需要集中的总线仲裁器,每个潜在的主方功能模块都有自己的仲裁号和仲裁器。( )

  78. A:对 B:错

  79. Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。( )

  80. A:错 B:对

  81. CPU访问存储器的时间是由存储器的容量决定的。( )

  82. A:对 B:错

  83. 从信息流的传输速度来看,单总线系统工作效率最低。( )

  84. A:对 B:错

  85. 在浮点数加减运算中,结果的溢出判断方法是看尾数是否有舍去。( )

  86. A:对 B:错
    AI参考:答案是B:错。在浮点数加减运算中,结果的溢出判断方法不仅仅是看尾数是否有舍去,还要考虑阶码的移动方向和距离等因素。如果只看尾数是否有舍去,可能会误判结果是否溢出。因此,判断浮点数加减运算结果的溢出,需要综合考虑多种因素。'
  87. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用隐含寻址方式。( )

  88. A:错 B:对

  89. 对单处理器系统总线而言,总线仲裁器又称总线控制器,它是CPU的一部分,一般不作为一个单独的功能模块。( )

  90. A:对 B:错
    AI参考:答案是B:错。根据题目描述,总线仲裁器不是CPU的一部分,通常作为一个单独的功能模块存在。因此,该判断题是错误的。'
  91. CPU从内存取出一条指令并执行该指令的时间称为指令周期,它常用一个CPU周期。( )

  92. A:错 B:对
    AI参考:答案是B:对。CPU从内存取出一条指令并执行该指令的时间称为指令周期,它通常用多个CPU周期(也称为时钟周期或T周期)来表示。所以这个判断题是正确的。'
  93. 在计算机总线结构中,将PCI总线-ISA总线的桥称为南桥,CPU总线-PCI总线的桥称为北桥。( )

  94. A:错 B:对
    AI参考:正确答案是B:对。在计算机总线结构中,将PCI总线-ISA总线的桥称为北桥,CPU总线-PCI总线的桥称为南桥。'
  95. 单总线结构的运算器的控制电路比双总线结构的运算器的控制电路相对简单。( )

  96. A:对 B:错
    AI参考:答案是A:对。 单总线结构的运算器只有一个总线接口,其控制电路相对简单。而双总线结构的运算器则有两个总线接口,控制电路相对复杂一些。因此,单总线结构的运算器的控制电路比双总线结构的运算器的控制电路相对简单。"

温馨提示支付 ¥1.85 元后可查看付费内容,请先翻页预览!
点赞(1) dxwkbang
返回
顶部