1. 以下可编程逻辑器件中,不属于高密度可编程逻辑器件的是(    )。

  2. 答案:PAL
  3. 用PROM实现组合逻辑电路时,其可编程逻辑阵列是(    )。

  4. 答案:或者列
  5. CPLD指的是(            )。

  6. 答案:复杂可编程逻辑阵列
  7. 具有一个可编程的与阵列和一个固定的或阵列的器件是(         )。

  8. 答案:PAL
  9. 可编程逻辑器件的英文简称为(          )。

  10. 答案:PLD
  11. A/D转换器在转换过程中必然出现量化误差。

  12. 答案:对
  13. D/A转换器的分辨率取决于(       )。

  14. 答案:输入二进制的位数
  15. 以下四种转换器中,(         )是A/D转换器且转换速度最高。

  16. 答案:并联比较型
  17. 将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程是(        )。

  18. 答案:采样
  19. 一个无符号8位的DAC,其分辨率为(         )位。

  20. 答案:8
  21. 施密特触发器的正向阈值电压一定大于负向阈值电压。

  22. 答案:对
  23. 以下各电路中,可以产生脉冲定时的有(   )。
  24. 脉冲整形电路有(   )。
  25. 能把正弦波变成同频率方波的电路是(   )。
  26. 多谐振荡器能产生(  )。
  27. 由555定时器构成的多谐振荡器,改变输出波形占空比的方法是(        )。
  28. 单稳态触发器的输出脉冲宽度取决于(          )。
  29. 由555定时器构成的单稳态触发器正常工作时,若加入输入负脉冲,即输入波形出现下降沿时,则单稳态触发器的输出一定为(       )。
  30. 由555定时器构成的施密特触发器,如果改变5管脚的控制电压VCO,则(        )。
  31. 下列电路中具有回差特性的是(        )。
  32. 要扩展成32K×16的ROM,需要128片512X8的ROM。
  33. ROM在正常运行时具有(   )功能。
  34. RAM的I/O端口为输入端口时,应使得(   )。
  35. ROM的电源突然断电后再接通电源,其存储的内容将(   )。
  36. RAM在正常工作情况下具有的功能是(   )。
  37. 具有对半导体存储器的存储单元进行选择作用的是存储器的(   )。
  38. 欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为(           )个。
  39. 某存储容量为1K×8的RAM,其地址线有(       )条。
  40. 4片16K×8存储芯片可以设计成(     )容量的存储器。
  41. 需要定时刷新的半导体存储器芯片是(         )。
  42. 目前比较流行的硬件描述语言主要有Verilog HDL和VHDL。
  43. 阻塞式赋值语句是<=,非阻塞式赋值语句是=。
  44. Verilog HDL的端口声明语句中,用(     )关键字声明端口为双向端口。
  45. EDA指的是电子设计自动化。
  46. 已知 “a =1b’1; b=3b'001;”那么{a,b}=( )。
  47. 在verilog语言中,a=4b’1011,那么&a=(     )。
  48. P,Q,R都是4bit的输入矢量,下面哪一种表达形式是正确的()。
  49. 已知x=4’b1001,y=4’0110,则x的4位补码为4’b1111,而y的4位的补码为(   )。
  50. 如果wire类型的变量说明后未被幅值,则其缺省值为(    )。
  51. 下列标识符中,不合法的是(          )。
  52. 双向移位寄存器即可以将数码左移,也可以右移。
  53. 移位寄存器不仅可以寄存代码,还可以实现数据的串-并转换和处理。
  54. 时序逻辑电路的输出状态不仅与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
  55. 以下不属于时序电路的是(       )。
  56. 在使用74LS161的清零功能设计计数器时会存在过渡态。
  57. 同步十进制加法计数器的初态为Q3Q2Q1Q0=0000,则当第6个CP到来时Q3Q2Q1Q0=(         )。
  58. 如果一个寄存器的数码是“同时输入,同时输出”,则该寄存器是采用(       )。
  59. 在同步时序电路设计过程中,如果最简状态表中有2^N个状态,且用N个触发器实现该电路,则不需要检查自启动能力。
  60. 当同步时序电路中存在无效循环时,电路不能自启动。
  61. 二进制译码器指的是(    )。
  62. 二-十进制的编码器指的是(   )。
  63. 编码器译码器电路中,(   )电路的输出为二进制代码。
  64. 组合逻辑电路的输出取决于(    )。
  65. 一个8选1MUX的输出两个互补的端子Y和Y',这两个输出端的表达式是(      )。
  66. 若使用4位超前进位加法器74LS283组成两个十位二进制数的减法器,最高位的74LS283的Co,S3,S2的可能取值组合有(        )。
  67. 用一片74LS138实现逻辑函数时,最多能实现3个变量的函数,在实现过程中需要将函数表达式变换为最小项标准式的与非与非式。
  68. 表达式F=AB'+BC'有可能产生(        )型的冒险。
  69. 组合逻辑电路设计的最简是指(        )。
  70. 能够设计一般组合逻辑电路的电路包括(    )。
  71. OD门电路如图所示,其输出函数为(     )。
  72. 如图所示电路均为TTL电路,能显示F=A'功能的电路是(   )。
  73. 某2输入端集成门电路,其输入低电平电流为1mA,输入高电平电流为10uA,灌电流最大值为8mA,拉电流最大值为400uA,则其扇出系数为N=(    )。
  74. 对于CMOS门电路,以下说法错误的是(    )。
  75. 在CMOS门电路中,输出端能并联使用的电路有(    )。
  76. 某二输入端的TTL 门输出允许的灌电流和拉电流分别为 IOL = 15mA,IOH = 4mA,允许的输入低电平和高电平电流分别为IIL=1.5mA,IIH=50uA。该TTL门能带(    )个同类型的门。
  77. 以下门电路中,可以实现“线与”的是(      )。
  78. 三极管作为开关使用时是处于(     )状态。
  79. 所有的集成逻辑门其输入端个数都超过1个。
  80. 假设Vdd=5V,CMOS反相器的噪声容限均比TTL反相器的噪声容限高。
  81. 如果两个逻辑函数具有相同的真值表,则这两个逻辑函数必然相等。
  82. 逻辑变量的取值1比0大。
  83. 在何种输入条件下,或非运算的结果是逻辑0。
  84. A+BC=(    )。
  85. 逻辑函数的表示方法中具有唯一性的是(   )。
  86. 逻辑变量的取值1和0在电路中通常用(     )表示。
  87. 以下表达式符合逻辑运算法则的是(   )。
  88. 假设一个逻辑函数的卡诺图如下图所示,请写出其对应的约束条件。
  89. A,B,C是输入变量,Y是输出变量,请写出Y的最简或与表达式。
  90. 在逻辑运算中,如果F+G=1,则F=1-G。
  91. (01110010)格雷码=(    )余3BCD
  92. 十进制25对应的8421BCD码为(100101)8421BCD。
  93. (2004)10+(32)16的结果是(    )。
  94. 下列4个无符号十进制整数中,能用8个二进制位表示的是(    )。
  95. 有一个数是123,它与十六进制数53相等,则该数是(     )进制。
  96. 十六进制数1A2对应的十进制数是(    )。
  97. 二进制数1010.101对应的十进制数是(     )。
  98. 二进制数110000转换为十六进制数等于(     )。
  99. 已知字母Z的ASCII码是5AH,则字母Y的ASCII码是(   )。
  100. (100111011.011)2=(     )16
温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(8) dxwkbang
返回
顶部