1. 在基于硬件的前瞻执行中,当预测错误的分支指令到达ROB队列的头部时,要进行( )

  2. 答案:清空ROB###从分支指令的另一个分支重新开始执行
  3. 为了在不同系统结构的机器之间实现软件移植,可采用( )方法。

  4. 答案:模拟###仿真###统一高级语言
  5. 在存储层次中,越靠近CPU的存储器( )

  6. 答案:速度越块###每位价格越高
  7. 流水线的额外开销是指( )

  8. 答案:时钟偏移开销###流水寄存器延迟
  9. 指令若乱序执行,则可能发生的冲突有( )

  10. 答案:RAW###WAW###WAR
  11. CPU时间 = IC ×CPI ×时钟周期时间,其中IC取决于( )

  12. 答案:编译技术###指令集结构
  13. Tomasulo算法的主要优点为( )

  14. 答案:使用保留站进行寄存器换名###消除了WAW冲突导致的停顿###消除了WAR冲突导致的停顿
  15. 如果处理机不具有向量数据表示和向量指令,仅对标量数据进行流水处理,就称为( )

  16. 答案:标量处理机
  17. 直接映像的特点是( )

  18. 答案:空间利用率低###冲突概率高###实现简单
  19. 按照流水线中所完成的功能来分,流水线可分为( )

  20. 答案:多功能流水线###单功能流水线
  21. 与线性流水线最大吞吐率有关的是()

  22. 答案:最慢的那一段的执行时间
  23. 在通用寄存器结构中,根据()不同,可进一步分为寄存器-存储器结构和寄存器-寄存器结构。
  24. 给定两条指令① SUB.D F6,F2,F4,② ADD.D F6,F0,F12,指令①在指令②的前面,这两条指令之间存在( )。
  25. 程序员编写程序时,使用的访存地址是( )
  26. 假设有一个64KB两路组相联Cache的不命中率为1.0%,命中时间为1个时钟周期,不命中开销是40个时钟周期。该两路组相联Cache的平均访问时间为( )
  27. MIPS流水线在ID段的操作不包括( )
  28. 在监听协议中,若Cache块的当前状态为“无效”,当对它进行写访问时,其状态应改变为( )
  29. 在由多个通道组成的I/O系统中,I/O系统的最大流量是( )
  30. 如果只针对整个任务的一部分进行改进和优化,那么所获得的加速比不超过1/(1-不可改进比例)。
  31. 按照流水线中( )来分,流水线可分为单功能流水线和多功能流水线。
  32. 在两位分支预测方法中,只要有一次预测错误,就会改变对分支去向的预测。
  33. ( )把校验信息均匀地分布到磁盘阵列中的各个磁盘。
  34. 在低位交叉编址中,线性地址A的计算公式是A=i×m+j。其中j和i分别为该单元的体号和体内地址,m为存储体的个数。
  35. 在多处理机中实现同步,所需的主要功能是一组能以原子操作的方式读出并修改存储单元的硬件原语。
  36. 通道处理机只能执行有限的一组输入输出指令。
  37. 在基于硬件的前瞻执行中,执行结果可以立即写入寄存器或存储器。
  38. 数组多路通道每次连接一台外设,是一次把所有数据都传送完。
  39. 翻译技术则是先把L+1级程序全部变换成L级程序后,再去执行新产生的L级程序,在执行过程中L+1级程序不再被访问。
  40. 在Tomasulo算法中,当指令流出时,如果其操作数还没有产生,就暂停流出。
  41. 在一般的计算机中,操作数的类型是由专门的标识符指定的。
  42. 在存储层次中,越靠近CPU的存储器容量越大。
  43. CPU时间=IC×(CPIexecution+每条指令的平均访存次数×不命中率×不命中开销)
  44. 磁盘阵列一般是以条带为单位把数据均匀地分布到多个磁盘上,并且采用交叉存放。
  45. CPU时间包括用户CPU时间及系统CPU时间。
  46. 流水线相关有( )
  47. 在EX段,RR型的ALU指令的操作为( )
  48. 每条指令的平均时钟周期数CPI取决于( )
  49. 对冯·诺依曼结构计算机的改进包括( )
  50. 流水线的性能指标为( )
  51. ( )是现代指令集结构的主流。
  52. MIPS的指令格式有( )
  53. 为了减少流水线的停顿时间,可以采用定向技术来解决( )
  54. 磁盘存储器适合于连接到( )
  55. ( )的实现成本最高。
  56. 面向目标程序优化的思想是( )
  57. 在写作废协议中,所进行的操作是( )
  58. ( )具有反馈回路。
  59. 在基于硬件的前瞻执行中,执行结果只有等指令得到“确认”后,才写入寄存器或存储器。
  60. 在实现上,“Cache—主存”主要由专用硬件实现,“主存—辅存”主要由软件实现。
  61. 字节多路通道的最大流量为( )。(其中Ts为设备选择时间,Td为传送一个字节所需的时间,k为一个块的字节数,n为所有要传送的字节数)
  62. 在多个处理器中用来维护多Cache内容一致性的协议称为Cache一致性协议。
  63. 指令流是指机器执行的指令序列。
  64. 仿真是指用一台现有机器上的微程序去解释实现另一台机器的指令集。
  65. 选择通道适用于连接高速的外设。
  66. 集中式共享存储器多处理机结构可以实现处理机个数很多的系统。
  67. 把流水线技术应用于运算的执行过程,就形成了处理机级流水线。
  68. 从时空图上看,效率是n个任务占用的时空面积和k个段总的时空面积之比。
  69. “在主存—辅存”中,CPU可以绕过主存直接访问辅存。
  70. RAID4是块交叉分布奇偶校验磁盘阵列。
  71. RISC是指复杂指令集计算机。
  72. CPI = 执行程序所需的时钟周期数/所执行的指令条数。
  73. 一般来说,一种存储器的三个主要指标容量、速度和每位价格符合( )
  74. 在目录协议中,数据块可取的状态有( )
  75. 在基于硬件的前瞻执行中,指令流出时,下列描述中( )是正确的。
  76. 提高并行性的技术途径为()
  77. 不命中有3种类型。它们是( )
  78. 一般CISC结构中增强指令功能主要是从( )三个方面着手。
  79. 对指令集的基本要求是( )
  80. 流水线的冲突有( )
  81. 流水线中可以通过( )来消除瓶颈段。
  82. 在基于硬件的前瞻执行中,ROB中的每一项由( )字段组成。
  83. CISC指令集结构存在的问题有( )
  84. 名相关包括( )
  85. 虽然在分级上有( )这一级,但实际上并没有商业化的产品。
  86. 在监听协议中,数据块可取的状态有( )
  87. 在基于硬件的前瞻执行中,有以下事实( )
  88. 给定两条指令① DIV.D F2,F6,F4,② ADD.D F6,F0,F12,指令①在指令②的前面,这两条指令之间存在()
  89. 降低Cache不命中开销的方法包括( )
  90. 按照流水技术用于计算机系统的等级不同,可将流水线分为( )
  91. 在目录协议中,宿主结点(目录)发送给远程结点的消息包括( )
  92. 有一个采用目录协议的多处理机,由4个结点a、b、c、d构成。若a、c分别对存储块11进行读访问后,b又对它进行了写访问,则其目录项中的共享集为( )
  93. 与全相联映象相比,组相联映象的优点是( )
  94. 在监听协议中,若Cache块的当前状态为“共享”,当监听到总线上的“作废”消息时,其状态应改变为( )
  95. “主存-辅存”层次是为了弥补主存( )的不足。
  96. 计算机系统结构是指机器语言程序员所看到的机器属性,即( )
  97. 在目录表的每一个表项中记录主存块的块地址的高位部分,称为( )
  98. 按照( )将多功能流水线分为静态流水线与动态流水线。
  99. ( )不是设计RISC机器时应当遵循的原则。
  100. 多处理机属于( )计算机。
  101. 容量为N的直接映象Cache的不命中率和容量为( )的两路组相联Cache的不命中率差不多相同。
  102. 在计算机的多级层次结构中,( )是用硬件实现的。
  103. 对于超标量处理机来说,即使没有经过编译器重新编译的代码也能正确地执行。
  104. 阵列处理机属于( )计算机。
  105. 翻译和解释是实现编程语言的两种基本技术,解释执行比编译后再执行占用的存储空间多。
  106. 在WB段,Load指令的操作为( )
  107. 选择放入延迟槽中的指令是由操作系统完成的。
  108. 在WB段,寄存器-立即数型的ALU指令的操作为( )
  109. 对汇编语言程序员不透明的是( )
  110. 保留站中的( )字段用于保存源操作数的值。
  111. 直接执行微指令的是( )
  112. 在以下4种超标量处理器中,资源使用效率最高的是( )
  113. 粗粒度多线程不仅能够隐藏由长时间停顿引起的吞吐率的损失,而且能够隐藏由短时间停顿带来的损失。
  114. DSM是Distributed Shared Memory的缩写。
  115. 在基于目录的协议中,本地结点把请求发给宿主结点中的目录,再由目录控制器有选择地向远程结点发出相应的消息,使远程结点进行相应的操作,并进行目录中状态信息等的更新。
  116. 在组相联映象中,相联度越高,计算机的性能越高。
  117. P+Q双校验磁盘阵列能够容忍两个磁盘出错。
  118. 写回法把数据写入Cache中相应的块,而且也写入下一级存储器。
  119. 流水线的段数称为流水线的深度。
  120. 字并位串:同时对同一个字的全部位进行处理,不同字之间是串行的。
  121. 向下兼容是指按某档机器编制的程序,不加修改就能运行于比它高档的机器。
  122. 通道程序是由管理程序来编制的。
  123. Tomasulo算法的主要缺点是其复杂性,实现它需要大量额外的硬件。
  124. 延迟分支能否带来好处完全取决于编译器能否把有用的指令调度到延迟槽中。
  125. 计算机系统结构在计算机的发展中有着极其重要的作用。
  126. 定向技术可以解决所有的写后读冲突。
  127. CDB是采用了Tomasulo算法的部件中的公共数据总线。
  128. DSM把物理上分离的所有存储器作为一个统一的共享逻辑空间进行编址。
  129. 在计算机技术中,把本来存在的事物或属性,但从某种角度看又好像不存在的概念称为透明性。
  130. 强制性不命中和容量不命中都随着容量的增加而减少。
  131. 如果当执行指令i导致发生异常时,处理机的现场跟严格按程序顺序执行时指令i的现场相同,就称为是精确异常。
  132. “虚拟DMA”技术允许DMA设备直接使用虚拟地址,并在DMA传送的过程中由硬件将虚拟地址转换为物理地址。
  133. 在采用DSM的多处理机系统中,是采用消息传递通讯机制。
  134. 写更新协议是目前最常用的协议。
  135. 细粒度多线程的主要缺点是减慢了单个线程的执行。
  136. 在分布式存储器多处理机中,每个结点由( )组成。
  137. 在目录协议中,包含所访问的存储单元及其目录项的结点称为( )
  138. 在目录协议中,本地结点发给宿主结点(目录)的消息包括( )
  139. 有一个采用目录协议的多处理机,由4个结点a、b、c、d构成。若a、c、d分别读访问了存储块11,则该块的目录项中的共享集为( )
  140. 分布式存储器多处理机中,存储器在物理上是分布的。它只支持构建规模较小的多处理机系统。
  141. 消息传递通信机制的主要优点是( )
  142. 在监听协议中,若Cache块的当前状态为“共享”,当对它进行写访问时,其状态应改变为( )
  143. 选择通道的最大流量为( )。(其中Ts为设备选择时间,Td为传送一个字节所需的时间,k为一个块的字节数,n为所有要传送的字节数)
  144. 反映存储外设可靠性的参数有( )
  145. 用户程序是通过( )来调用通道的。
  146. 数据传送完成后,通道不需要向CPU发I/O中断请求。
  147. RAID5是块交叉分布奇偶校验磁盘阵列。
  148. 通道的功能不包括(  )
  149. 选择通道每次连接一台外设,是一次把所有数据都传送完。
  150. 实现RAID的方式有( )
  151. ( )是位交叉奇偶校验磁盘阵列。
  152. RAID0+1是先进行条带存放,然后再进行镜像。
  153. “Cache-主存”层次是为了弥补主存( )的不足。
  154. 在存储层次中,越靠近CPU的存储器速度越快。
  155. 在存储层次中,平均访存时间与( )有关。
  156. 在高位交叉编址中,线性地址A的计算公式是A=i×m+j。其中j和i分别为该单元的体号和体内地址,m为存储体的个数。
  157. 降低Cache不命中率的方法包括( )
  158. 假设Cache大小为8块、主存大小为16块,都从0开始编号。若采用直接映象,则块号为10的主存块可以放入到块号为( )的Cache块。
  159. 替换算法的先进先出法是选择( )作为被替换的块。
  160. CPU访问存储系统时,在最靠近CPU的存储器中找到所需信息的概率称为( )
  161. 对于给定的Cache容量,增加块大小总能降低Cache的不命中率。
  162. 基于硬件的前瞻执行所增加的硬件不是太多。
  163. 保持正确的异常行为就是要保证精确异常。
  164. 静态调度是在程序的执行过程中,依靠专门硬件对代码进行调度。
  165. 动态分支预测技术要解决好以下问题( )。
  166. 在Tomasulo算法中,只要指令队列头部的指令所要求的保留站有空闲的,该指令就可以流出。
  167. 可以通过寄存器重命名来消除的冲突有( )
  168. 分支目标缓冲器方法也是在ID段获得分支目标地址。
  169. 在基于硬件的前瞻执行中,指令流出时,下列描述中( )是正确的
  170. 多流出技术是指每个时钟周期流出多条指令。
  171. 假设:r是分配给当前指令的保留站或者缓冲器单元(编号);rd为目的寄存器编号;rs和rt为操作数寄存器编号;imm为符号扩展后的立即数; RS为保留站;result为浮点部件或load缓冲器返回的结果; Qi为寄存器状态表;Regs[]为寄存器组; Op为当前指令的操作码。与rs对应的保留站字段是Vj,Qj;与rt对应的保留站字段是Vk,Qk。若当前流出的指令是浮点运算指令,且Qi[rs] ≠ 0,则要进行的操作为( )
  172. 可以采用( )解决名相关。
  173. 在WB段,RR型的ALU指令的操作为( )
  174. 根据任务流入和流出的顺序是否相同,流水线可分为( )
  175. 如果流水线中各段时间相等,则各段的效率等于整条流水线的效率。
  176. 写后写冲突是由( )引起的。
  177. 在MIPS的指令流水线中,可能发生的冲突有( )
  178. 流水线中若程序存在相关,就一定会产生冲突。
  179. 给定两条指令① ADD.D  F6,F0,F12,② SUB.D F8,F6,F14,指令①在指令②的前面,这两条指令之间存在( )
  180. 流水技术适合于大量重复的时序过程。
  181. 非线性流水线的特征是( )
  182. 当控制指令是有条件改变控制流时,称之为分支指令。
  183. CPU中用来存储操作数的存储单元主要有( )
  184. 采用多种寻址方式可以减少程序的指令条数,但可能增加计算机的实现复杂度以及指令的CPI。
  185. 常用的数据表示有( )
  186. 指令中表示寻址方式的方法有( )
  187. 不需要编址的数据存储空间是( )
  188. 指令集的规整性主要包括对称性和均匀性。
  189. ( )不属于MIPS的寻址方式。
  190. 寄存器的访问速度比存储器慢。
  191. 同构型多处理机所采用的提高并行性的主要技术途径是( )
  192. 最早的冯·诺依曼结构计算机是以( )为中心的。
  193. 在计算机的多级层次结构中,级别最高的是( )
  194. 摩尔定律指出集成电路芯片上所集成的晶体管数目每隔( )就翻一番。
  195. 向前兼容是指按某个时期投入市场的某种型号机器编制的程序,不加修改地就能运行于在它之后投入市场的机器。
  196. 计算机系统结构不包括( )
  197. 程序的局部性原理包括( )两方面。
  198. 虚拟机是指由软件实现的机器。
  199. 对于机器语言程序设计员来说,( )是透明的。
温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!
点赞(3) dxwkbang
返回
顶部