第二章测试
1.能够将8086CPU分时复用引脚进行分开的电子器件是       。
A:与非门 B:缓冲器 C:译码器 D:具有缓冲功能的锁存器 
答案:D
2.下列选项中用于存放指令偏移地址的寄存器是             。
A:AX B:BP C:FLAG D:IP 3.用于形成指令物理地址的寄存器有              。
A:ES,BP B:SS,SP C:DS,IP D:CS,IP 4.8086CPU可访问的存储器空间为1MB,分为奇地址存储体和偶地址存储体两部分,奇地址存储体的片选信号是            。
A:BHE# B:HOLD C:ALE D:A0 5.8086CPU的M/IO#引脚信号是CPU发出的,当访问存储器时,发出高电平,当访问IO接口时,发出低电平。
A:对 B:错 6.8086CPU的AD15-0引脚是分时复用的,其中T1时钟周期传送数据,T2-T4周期传送数据。
A:错 B:对 7.8086CPU内部的寄存器在参与运算时,其存取速度比存储器快。
A:对 B:错 8.8086CPU中的地址加法器形成的是16位的物理地址。
A:错 B:对 9.8086CPU是先有BIU取指令,然后EU再执行指令,所以说8086CPU的指令流水线是串行结构。
A:错 B:对 10.存储器每个逻辑段的首地址一定能被10整除。
A:错 B:对 11.存储器的物理地址可根据逻辑地址计算得到,反之也可根据物理地址计算得到逻辑地址,且一个物理地址对应一个逻辑地址。
A:对 B:错 12.FLAG标志寄存器中的ZF标志是全零标志位,运算结果为0,ZF=1;运算结果不等于0,ZF=0。
A:错 B:对 13.能够访问存储器代码段的逻辑地址是        。
A:CS:BX B:ES:BX C:CS:IP D:SS:SP 14.8086CPU访问存储器时,在地址总线上送出的地址称为            。
A:逻辑地址 B:偏移地址 C:段地址 D:物理地址 15.8086 CPU中,指令指针寄存器(IP)中存放的是           。
A:指令 B:指令的偏移地址 C:操作数 D:操作数地址 16.下面的说法中,        是正确的。
A:指令周期是时钟周期的4倍 B:指令周期等于时钟周期 C:指令周期大于时钟周期 D:指令周期是时钟周期的2倍 17.计算机系统总线中,可用于传送读、写信号的是         。
A:控制总线 B:数据总线 C:地址总线 D:其余选项都错 18.现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为:       。
A:B000H,0FFFH B:B000H,00FFH C:0000H,0FFFH D:B000H,1000H 19.8086CPU的复位信号至少维持         个时钟周期的高电平有效。
A:4 B:2 C:3 D:1

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(7) dxwkbang
返回
顶部