提示:内容已经过期谨慎付费,点击上方查看最新答案
数字电路分析与实践
- 在下列逻辑电路中,不是组合逻辑电路的有( )。
组合电路分析的结果是要获得
- 组合逻辑电路消除竞争冒险的方法有( ) 。
- 8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。
- 一个无符号8位数字量输入的DAC,其分辨率为( )位。
- 101键盘的编码器输出( )位二进制代码。
- 在何种输入情况下,“与非”运算的结果是逻辑0。( )
- 函数 ,当变量的取值为( )时,将出现冒险现象。
逻辑函数的表示方法中具有唯一性的是( )。
- 为使采样输出信号不失真地代表输入模拟信号,采样频率 和输入模拟信号的最高频率 的关系是( )。
用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能( )
- 同步时序电路和异步时序电路比较,其差异在于后者( )。
- 在何种输入情况下,“或非”运算的结果是逻辑0。( )
- 用二进制异步计数器从0做加法,计到十进制数178,则最少需要( )个触发器。
- 用三线-八线译码器74LS138实现原码输出的8路数据分配器,应( )。
- 与模拟电路相比,数字电路主要的优点有( )。
对于TTL与非门闲置输入端的处理,可以( )。
- 以下代码中为无权码的为( )。
- 一个8选一数据选择器的数据输入端有( )个。
- 将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( )。
A+BC=( )。
- 一个16选一的数据选择器,其地址输入(选择控制输入)端有( )个。
- 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
- 把一个五进制计数器与一个四进制计数器串联可得到( )进制计数器。
五个D触发器构成环形计数器,其计数长度为( )。
下列图中,74LS163构成了( )进制计数器
- 与八进制数(47.3)8等值的数为:( )。
- TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
- 欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )级触发器。
在一个8位的存储单元中,能够存储的最大无符号整数是( )。
- 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )
- CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( )
- 格雷码具有任何相邻码只有一位码元不同的特性。( )
- 因为逻辑表达式A + B +AB=A+B+AB成立,所以A + B= A+B成立。( )
- 逻辑变量的取值,1比0大。( )。
- TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
- 十进制数(9)10比十六进制数(9)16小。( )
- 时序电路不含有记忆功能的器件。( )
- 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )
- 异或函数与同或函数在逻辑上互为反函数。( )
- 若两个函数具有相同的真值表,则两个逻辑函数必然相等。( )
- 计数器的模是指构成计数器的触发器的个数。( )
- 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( )
- 环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。( )
- 同步时序电路具有统一的时钟CP控制。( )
- 对逻辑函数Y=A + B+ C+B 利用代入规则,令A=BC代入,得Y= BC + B+ C+B = C+B 成立。( )
共阴接法发光二极管数码显示器不需选用有效输出为高电平的七段显示译码器来驱动。( )
- 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )
- TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )
- 一般TTL门电路的输出端可以直接相连,实现线与。( )
A:寄存器 B:译码器 C:全加器 D:编码器
答案:计数器
A:电路真值表 B:电路逻辑功能 C:逻辑电路图 D:逻辑函数式
答案:电路的逻辑功能
A:屏蔽输入信号的尖峰干扰 B:在输出端接入滤波电容 C:后级加缓冲电路 D:修改逻辑设计
答案:修改逻辑设计;在输出端接入滤波电容
A:8 B:2 C:1 D:4
答案:8
A:3 B:4 C:1 D:8
答案:8
A:6 B:7 C:8 D:2
A:全部输入是1 B:全部输入是0 C:任一输入是0 D:仅一输入是0
A:A=0,B=0 B:B=C=0 C:B=C=1 D:A=1,C=0
A:卡诺图 B:表达式 C:逻辑图
A: ≥2 B: ≥ C: ≤ D: ≤2
A:消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C:消去4个表现形式不同的变量,保留相同变量 D:消去3个表现形式不同的变量,保留相同变量
A:没有稳定状态 B:输出只与内部状态有关 C:没有触发器 D:没有统一的时钟脉冲控制
A:任一输入为0,其他输入为1 B:全部输入是0 C:全部输入是1 D:任一输入为1
A:2 B:7 C:6 D:8 E:10
A: =1, =D, =D B: =1, =D, =0 C: =1, =0, =D D: =D, =0, =0
A:容易设计 B:保密性好 C:通用性强 D:抗干扰能力强
A:接地 B:通过电容接电源 C:接电源 D:与有用输入端并联
A:8421BCD码 B:格雷码 C:余三码 D:5421BCD码
A:3 B:2 C:4 D:1 E:8
A:保持 B:采样 C:量化 D:编码
A:A+B B:A+C C:(A+B)(A+C) D:B+C
AI参考:正确答案是【B:A+C】。A+BC=(A+B)+C,所以选项B正确。选项A是错误的,因为A+BC已经包含了A+B。选项C和D与题目描述不符。'
A:16 B:4 C:2 D:1
A:触发器利用率高 B:不受时钟CP控制。 C:工作速度高 D:电路简单
A:20 B:5 C:4 D:9
A:5 B:25 C:10 D:32
A:六进制计数器 B:七进制计数器 C:八进制计数器 D:五进制计数器
AI参考:正确选项是【B:七进制计数器】。从图中可以看出,74LS163芯片的输入时钟频率为1Hz,输出端Q3为高电平,其他输出端为低电平。这意味着该计数器在时钟上升沿时从0计数到7,然后回到0,再计数到7,以此类推。因此,该计数器是七进制计数器。'
A:(27.6)16 B:(27.3 )16 C:(100111.011)2 D:(100111.11)2
A:悬空 B:通过电阻510Ω接地 C:通过电阻2.7kΩ接地 D:通过电阻2.7kΩ接电源
A:3 B:2 C:4 D:8
A:(255)10 B:(127)10 C:(256)10 D:(FF)16
A:对 B:错
A:对 B:错
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:错 B:对
A:对 B:错
A:错 B:对
A:对 B:错
A:对 B:错
A:对 B:错
A:错 B:对
A:错 B:对
A:对 B:错
温馨提示支付 ¥2.25 元后可查看付费内容,请先翻页预览!