第四章单元测试
  1. 以下这些说法中______是正确的。


  2. A:主存只能由RAM组成; B:主存可由RAM和ROM组成;
    C:主存只能由SRAM组成; D:主存只能由ROM组成;

    答案:主存可由RAM和ROM组成;

  3. 可编程的只读存储器______。


  4. A:其余都不对 B:一定是不可改写的 C:不一定是可改写的 D:一定是可改写的
  5. 下述说法中______是正确的。


  6. A:

    EPROM是可改写的,但它不能用作为随机存储器用

    B:

    EPROM是可改写的,因而也是随机存储器的一种;

    C:

    EPROM是可改写的,但它能用作为随机存储器用。

    D:

    EPROM只能改写一次,故不能作为随机存储器用;

  7. 一个8K×16位的存储器,其地址线和数据线的总和是______。


  8. A:29 B:28 C:24 D:32
  9. 在下列几种存储器中,不能脱机保存信息的是______。


  10. A:RAM B:磁盘 C:光盘 D:磁带
  11. 某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。


  12. A:32K B:16KB C:32KB D:16K
  13. 下列器件中,存取速度最快的是______。


  14. A:Cache B:寄存器 C:主存
  15. 在下列因素中,与Cache的命中率无关的是______。


  16. A:Cache块的大小 B:主存的存取时间 C:Cache的容量
  17. Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作______。


  18. A:组相联映像 B:全相联映像 C:直接映像
  19. 有些计算机将一部分软件永恒地存于只读存储器中,称之为______。


  20. A:固件 B:辅助存储器 C:硬件 D:软件
  21. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周

    期通常由______来确定。


  22. A:存取周期 B:指令周期 C:执行周期 D:间址周期
  23. 主存和CPU之间增加高速缓冲存储器的目的是______。


  24. A:

    既扩大主存容量,又提高了存取速度;

    B:

    扩大主存容量;

    C:

    扩大辅存容量。

    D:

    解决CPU和主存之间的速度匹配问题;

  25. 某一RAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最少数

    目是______。


  26. A:17 B:19 C:21 D:20
  27. 若主存每个存储单元为16位,则______。


  28. A:其地址线数与16有关 B:其地址线数与16无关 C:其地址线为16根
  29. 需要定期刷新的存储芯片是______。


  30. A:EEPROM B:DRAM C:EPROM D:SRAM
  31. 数据引脚和地址引脚越多芯片的容量越大。


  32. A:对 B:错
  33. 存储芯片的价格取决于芯片的容量和速度。


  34. A:对 B:错
  35. SRAM每个单元的规模大于DRAM的规模。


  36. A:错 B:对
  37. 要访问DRAM,应首先给出地址,之后再给出地址。


  38. A:对 B:错
  39. 当CPU要访问数据时,它先访问虚存,之后再访问主存。


  40. A:对 B:错
  41. 半导体存储器是一种易失性存储器,电源掉电后所存信息均将丢失。


  42. A:错 B:对
  43. Cache存储器保存RAM存储器的信息副本,所以占部分RAM地址空间。


  44. A:错 B:对
  45. 半导体RAM信息可读可写,且断电后仍能保持记忆。


  46. A:错 B:对
  47. 半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的。


  48. A:对 B:错
  49. 在Cache-主存地址映像中,组相联灵活性最强。


  50. A:错 B:对
  51. 一个512KB的存储器,其地址线和数据线的总和是_________。     


  52. A:27 B:17 C:19 D:34
  53. 计算机的存储器采用分级方式是为了_________。


  54. A:保存大量数据方便 B:解决容量、价格、速度三者之间的矛盾 C:减少主机箱的面积 D:减少主机箱的体积
  55.  __________的连接是CPU与存储芯片连接的关键。  


  56. A:地址线 B:片选线 C:网络线 D:数据线 
  57.  存储芯片容量不同,其地址线的数量也不同,而CPU的地址线数量往往比存储芯片的地址线数量________。     


  58. A:多 B:整好
    C:相等 D:少
  59. 现代计算机的主存都由半导体集成电路构成。主存是由________、________、_______、________和________ 。         


  60. A:存储体,译码器,驱动器,读写电路,控制电路 B:存储体,译码器,驱动器,MAR,MDR C:存储体,译码器,刷新电路,读出电路,写入电路 D:存储体,译码器,刷新电路,读出电路,
  61.  为了解决存储器的_______、_______和_______,这三个主要技术指标之间的矛盾,通常将存储系统分为多级存储层次。


  62. A:速度,材质,价格/位 B:速度,材质,价格 C:速度,容量,价格/位 D:速度,容量,价格
  63. 多级存储层次结构可分为缓存-主存层次和主存-辅存层次,前者主要解决存储系统的_______问题,后者主要解决存储系统的_________问题。   


  64. A:速度,容量 B:容量,速度 C:速度,价格 D:价格,容量
  65. 由于动态RAM的集成度高,功耗小,价格便宜,而且随着其容量不断扩大,速度不断提高,因此被广泛用于计算机的_________。  


  66. A:高速缓冲存储器 B:辅存 C:低速缓冲存储器 D:主存
  67.  静态RAM由于其速度快、无需刷新等特点,被广泛用于________。


  68. A:辅存 B:主存 C:高速缓冲存储器 D:低速缓冲存储器
  69. 相联存储器与传统存储器的主要区别是前者又叫按________寻址的存储器


  70. A:数据 B:堆栈 C:内容 D:地址
  71. 下列各类存储器中,不采用随机存取方式的是( 


  72. A:SRAM B:EPROM C:CD-ROM D:DRAM
  73. 磁盘属于( )类型的存储器。(  )


  74. A:随机存取存储器RAM) B:直接存取存储器(DAM C:顺序存取存储器SAM D:只读存储器ROM)
  75. 存储器的存取周期是指(


  76. A:存储器进行连续读或写操作所允许的最短时间间隔 B:存储器的读出时间 C:存储器的写入时间 D:存储器进行一次读或写操作所需的平均时间
  77. 设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是( 


  78. A:224
    B:222
    C:221
    D:223
  79. 在下列几种存储器中,CPU不能直接访问的是(  )。


  80. A:硬盘 B:Cache C:内存 D:寄存器

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(1) dxwkbang
返回
顶部