第三章 组合逻辑电路:本章主要讲述组合逻辑电路的基本逻辑特性;组合逻辑电路的功能分析和设计方法;常见组合逻辑器件的逻辑原理即应用;组合逻辑电路竞争和冒险现象对电路性能的影响。3.1组合逻辑电路的分析方法:介绍组合逻辑电路的特点及分析方法。
3.2组合逻辑电路的设计方法:重点介绍利用小规模器件设计组合逻辑电路的方法。
3.3常用组合逻辑器件及应用:介绍编码器、译码器、数据选择器、数据分配器、加法器、数值比较器的工作原理及相应集成器件的使用方法;利用译码器和数据选择器实现组合逻辑函数的方法。
3.4组合逻辑电路中的竞争与冒险:介绍组合逻辑电路中竞争与冒险产生的原因、判断方法以及排除竞争与冒险的方法。
[单选题]下图所示组合逻辑电路,其逻辑功能相当于一个(    )。
或非门
同或门
与非门
异或门
答案:同或门
[单选题]优先编码器输入为
011
101
110
111[单选题]有一个T形走廊,在相会处有一路灯,在进入走廊的A、B、C三地各有一个控制开关都能独立控制,任意闭合一个开关(闭合时用状态“1”表示,断开时用状态“0”表示),灯亮;任意闭合两个开关,灯灭;三个开关都闭合,灯亮,要求用74LS138实现该逻辑关系,下面哪个选项可以实现(   )。



[单选题]如图所示为双4选1数据选择器构成的组合逻辑电路,输入变量A、B、C,输出Y1、Y2的逻辑函数分别为(    )、(     ),其功能为(     )。



[单选题]采用4位比较器7485对两个四位二进制数进行比较时,先比较( )位。
最高
次低
次高
最低[单选题]串行加法器进位信号采用( )传递,而并行加法器的进位信号采用( )传递。
超前 逐位
逐位 超前
超前 超前
逐位 逐位[单选题]下列四个逻辑函数中(    )存在“1”态冒险。



[单选题]下列( )器件任何时刻只允许有1个有效信号到达输入端。
超前进位加法器
译码器
序列信号发生器
普通编码器[单选题]一个数据选择器的地址输入端有3个时,最多可以有( )个数据信号输入。
16
8
4
6[单选题]下表所示为某电路的真值表,输入为S3、S2、S1、S0,输出为Y1、Y0,此电路称为(   )。
译码器
加法器
代码转换电路
编码器

温馨提示支付 ¥1.00 元后可查看付费内容,请先翻页预览!
点赞(0) dxwkbang
返回
顶部