宜宾学院
  1. 下列可以唯一描述一个组合逻辑电路的方式包括(      )。

  2. A:波形图 B:逻辑函数式 C:卡诺图 D:真值表
    答案:波形图###真值表###卡诺图
  3. 下列(  )从功能上说属于一对反操作。

  4. A:译码器和数据选择器 B:加法器和数值比较器 C:译码器和编码器 D:数据选择器和数据分配器
    答案:译码器和编码器###数据选择器和数据分配器
  5. 下列描述正确的是(   )

  6. A:主从类型的触发器一个周期内仅在时钟下降沿有输出,且具有一次变化现象,所以抗干扰能力很强。 B:边沿触发器的动作特点是触发器的输出状态仅仅取决于CP脉冲上边沿或下边沿到来时S、R、D、J、K、T等输入状态,在此前或之后,输入状态的变化对输出状态均无影响。 C:同步触发器的动作特点是在CP=1的全部时间内,S、R、D、J、K、T等数据输入端的变化可引起触发器状态发生相应变化,因此常被称为电平触发器。 D:基本RS锁存器是构成各高性能触发器的基本单元
    答案:边沿触发器的动作特点是触发器的输出状态仅仅取决于CP脉冲上边沿或下边沿到来时S、R、D、J、K、T等输入状态,在此前或之后,输入状态的变化对输出状态均无影响。###同步触发器的动作特点是在CP=1的全部时间内,S、R、D、J、K、T等数据输入端的变化可引起触发器状态发生相应变化,因此常被称为电平触发器。###基本RS锁存器是构成各高性能触发器的基本单元
  7. 主从RS触发器输入端不再具有约束条件。

  8. A:错 B:对
    答案:B
  9. 利用反演规则,求出F=A⊕B⊕C的逻辑表达式为3个信号A、B、C的( )。

  10. A: B:异或 C: D:同或
    答案:同或
  11. JK触发器在CP作用下,若状态必须发生翻转,则应使( )。

  12. A:J=K=1 B:J=1,K=0 C:J=K=0 D:J=0,K=1
    答案:J=K=1
  13. 二 — 十进制译码器的输入和输出端数分别是(     )

  14. A:2   4 B:4  10 C:1  10 D:4   6
    答案:4  10
  15. 电路如图所示,假设初始状态Q2Q1Q0=000,由FF1和FF0构成的是(   )进制计数器,整个电路为(   )进制计数器。

    试卷图片68.gif


  16. A:四   五 B:三   五 C:四   六 D:三   六
    答案:三   六
  17. 接通电源就能输出矩形脉冲波形的是( )

  18. A:多谐振荡器 B:JK触发器 C:D/A转换器 D:施密特触发器
    答案:多谐振荡器
  19. 由集成异步计数器74LS290构成的电路如图所示,分析其实现(    )进制计数器。

    试卷图片71.gif


  20. A:五进制 B:二进制 C:三进制 D:四进制
  21. 74LS138可以用来实现具有3个变量的逻辑函数。

  22. A:对 B:错
  23. https://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/9122d07445064f56b82932b249b1ec14.gif

  24. A:

    试卷图片11.gif

    B:

    试卷图片10.gif

    C:

    试卷图片8.gif

    D:

    试卷图片9.gif

  25. 能读/写数据的存储器是(     )。

  26. A:RAM B:EPROM C:PROM D:ROM
  27. 时序逻辑电路如图所示,触发器初态为0,Z是CP的(   )分频。

    试卷图片67.gif


  28. A:4 B:5 C:3 D:6
  29. (3FF)16=(1024)10

  30. A:错 B:对
  31. 在同步工作条件下,JK触发器的现态Q=1,要求Qn+1,则应使(   )

  32. A:J=K=0 B:J=0,K=1 C:J=0,K=× D:J=×,K=1
  33. 用卡诺图化简法化简下式的结果是(   )。

    试卷图片27.gif


  34. A:

    试卷图片30.gif

    B:

    试卷图片28.gif

    C:

    试卷图片31.gif

    D:

    试卷图片29.gif

  35. 函数试卷图片99.gif的最简与或表达式是(      )


  36. A:

    试卷图片101.gif

    B:

    试卷图片103.gif

    C:

    试卷图片102.gif

    D:

    试卷图片100.gif

  37. 下列说法中,正确的是( )。

  38. A:TTL、CMOS逻辑门电路未使用的输入端均可悬空 B:若X+Y=X,则Y=0 C:9个‘0’连续同或为0,9个‘1’连续异或为1 D:偶校验码能检测出偶数个码元错误
  39. 假设输入模拟信号的最高频率为10KHZ,进行A/D转换时,其采样频率应该不小于(   ),完成一次转换需要的最长时间为(   )。

  40. A:20KHZ   60μS B:40KHZ   50μS C:40KHZ   80μS D:20KHZ   50μS
  41. 假设同步十进制加法计数器的初始状态为0101,15个CP脉冲后它的状态为0000。

  42. A:错 B:对
  43. 复杂可编程逻辑器件的英文缩写为(   )。

  44. A:CPLD B:EPLD C:GAL D:FPGA
  45. 5个变量可构成32个最小项,变量的每一种取值可使30个最小项的值为1。

  46. A:错 B:对
  47. 请选择不能组成移位寄存器的触发器( )。

  48. A:时钟JK触发器 B:时钟D触发器 C:时钟RS触发器 D:基本RS触发器
  49. 具有3个地址输入端的数据选择器,可以实现从16路数据中选择1路数据输出。

  50. A:对 B:错
  51. 若被编码的对象为10个开关量,至少应该选用三位二进制代码。

  52. A:对 B:错
  53. 设满量程输入为1V,转换位数为10位,则A/D转换器最小可分辨的电压为1/1024V,分辨率为1/1024。

  54. A:对 B:错
  55. 某电路的输入波形UI和输出波形UO如图所示,则该电路为(  )。

    试卷图片97.gif


  56. A:单稳态触发器 B:施密特触发器 C:JK触发器 D:反相器
  57. 下面( )说法正确?

  58. A:CMOS门电路输入端悬空时相当于接“1”电平 B:CMOS反相器输出端允许直接并联使用 C:CMOS三态门输出端有可能出现高电平、低电平和不定态三种状态 D:CMOS OD门输出端允许直接并联使用
  59. 电路如图所示,CP脉冲的频率为8kHZ,输出端Q的频率为(   ),具有(   )逻辑功能。

    试卷图片51.gif


  60. A:4kHZ     翻转 B:8kHZ    翻转 C:16kHZ    翻转 D:8kHZ    保持
  61. 多谐振荡器可产生( )。

  62. A:锯齿波 B:正弦波 C:三角波 D:矩形脉冲
  63. 约束项对应的是不出现的变量取值,所以其值总等于零。

  64. A:错 B:对
  65. 关于最小项和最大项的描述(     )是正确的?

  66. A:一个逻辑函数全部最小项之积恒等于1 B:一个逻辑函数全部最大项之积恒等于1 C:一个逻辑函数全部最小项之和恒等于1 D:一个逻辑函数全部最大项之和恒等于0
  67. 8选1数据选择器有三个地址输入端,最多可以实现三个变量的逻辑函数。

  68. A:错 B:对
  69. 555定时器的两个比较器的参考比较电压分别是(    )

  70. A:

    试卷图片80.gif

    B:

    试卷图片77.gif

    C:

    试卷图片79.gif

    D:

    试卷图片78.gif

  71. 一个8位串行数据,输入8位移位寄存器,时钟脉冲频率为1kHz,经过( )可转换为8位串行数据输出。

  72. A:16ms B:8ms C:8μs D:16μs
  73. 下列选项中(   )转换速度最快。

  74. A:计数反馈型 B:双积分型 C:逐次逼近型 D:并联比较型
  75. 下图实现的是(   )进制的计数器。

    试卷图片85.gif


  76. A:五进制 B:三进制 C:六进制 D:四进制
  77. 以下门电路中,(   )的输出端可以实现线与。

  78. A:TTL反相器 B:TTL异或门 C:集电极开路(OC)门 D:TTL与非门
  79. D触发器构成的电路如图所示,该电路能实现(    )的功能。

    试卷图片57.gif


  80. A:RS触发器 B:T'触发器 C:T触发器 D:JK触发器
  81. 设JK触发器的起始状态Q=1,若令J=1,K=0,则Qn+1=1;若令J=1,K=1,则Qn+1=0。

  82. A:对 B:错
  83. 信号A和0异或相当于( ),信号A和1异或相当于( )。

  84. A:与门 或门 B:或门 非门 C:缓冲门 与门 D:缓冲门 非门
  85. 对于逻辑变量的取值,“1”比“0”大。

  86. A:对 B:错
  87. 有一位二进制数码需要暂时存放起来,应选用( )

  88. A:2选1数据选择器 B:触发器 C:编码器 D:全加器
  89. https://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/03563441758c4ffd9977ee8a5e9b5615.gif

  90. A:

    试卷图片53.gif

    B:

    试卷图片55.gif

    C:

    试卷图片56.gif

    D:

    试卷图片54.gif

  91. https://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/c5a16895621641f394e43661fe857959.gif

  92. A:00,11 B:01,11 C:01,00 D:01,10
  93. 单稳态触发器的主要用途是( )

  94. A:整形、鉴幅、定时 B:延时、定时、整形 C:延时、定时、存储 D:整形、延时、鉴幅
  95. 下图中的与非门为74系列TTL电路,试说明在VI1接0.2V的情况下,用万用表(万用表使用5V量程,内阻为20kΩ/V,测量VI2端得到的电压为(   )?

    试卷图片32.gif


  96. A:3.4V B:1.4V C:0.2V D:5V
  97. 能实现脉冲延时的电路是( )。

  98. A:多谐振荡器 B:单稳态触发器 C:JK触发器 D:施密特触发器
  99. 引起组合逻辑电路中竞争与冒险的原因是( )

  100. A:电源不稳定 B:电路延时 C:逻辑关系错 D:干扰信号
  101. (1001101)2= ( 77 )10;(27)10=(100111)8421BCD

  102. A:对 B:错
  103. TTL电路的OC门和TTL电路的三态输出门的输出端均可并联使用。

  104. A:对 B:错
  105. JK触发器功能很强,辅以简单设计,它就能够实现以下( )触发器的逻辑功能。

  106. A:D 触发器 B:T触发器 C:T'触发器 D:RS触发器
  107. 逻辑函数式试卷图片106.gif是最简与或式。


  108. A:对 B:错
  109. 分析下图,其为(   )进制加法计数器。

    试卷图片73.gif


  110. A:十二 B:七 C:十 D:十五
  111. 如图所示的波形,可以用来表示单稳态触发器的工作波形是(  )。

    试卷图片81.gif


  112. A:(a) B:(b) C:(a)、(b)都是 D:(a)、(b)都不是
  113. 具有定时功能的电路是(  )

  114. A:单稳态触发器 B:主从JK触发器 C:施密特触发器 D:多谐振荡器
  115. 在下列逻辑电路中,不是组合逻辑电路的有( )。

  116. A:全加器 B:译码器 C:寄存器 D:编码器
  117. 某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟( )时间。

  118. A:512μS B:128μS C:256μS D:1024μS
  119. 初始状态为0100的同步4位二进制计数器74161,经过10个时钟后的状态是1110。

  120. A:对 B:错
  121. 如图(a)所示电路与图(b)所示集成四位数码比较器构成一个五位数码比较器,L、Q、G分别接到74LS85的串行输入端(     )、(     )、(    )。

    试卷图片50.gif


  122. A:A>B  A=B  A<B B:

    AB  A=B

    C:A>B  A<B  A=B D:

    AB

  123. 分析图示电路,它实现了(      )

    试卷图片105.gif


  124. A:单稳态触发器 B:多谐振荡器 C:施密特触发器 D:定时器
  125. 可编程只读存储器可以简写为(   )。

  126. A:RAM B:PAL C:E2PROM D:PROM
  127. JK触发器具有保持、置“0”、置“1”和不定态四个功能。

  128. A:对 B:错
  129. “逻辑相邻”是指两个最小项只有一个因子不同,而其余的因子都相同。

  130. A:对 B:错
  131. 对于ADC0832,如果参考比较电压为5V,1LSB为(  )。

  132. A:40mV B:200mV C:20mV D:100mV
  133. 555定时器构成的施密特触发器,若电源电压VCC=12V,电压控制端经0.01μF电容接地,则上触发电平VT+=4V,下触发电平VT-= 8V。

  134. A:对 B:错
  135. n位移位寄存器要实现n位数据的串行输入并行输出,需要2n个时钟。

  136. A:错 B:对

温馨提示支付 ¥5.00 元后可查看付费内容,请先翻页预览!
点赞(2) dxwkbang
返回
顶部