1.

分析图示电路,它实现了(      )

试卷图片105.gif


A:施密特触发器 B:单稳态触发器 C:定时器 D:多谐振荡器
答案:AI参考:正确选项为【D:多谐振荡器】。\n\n从电路图中可以看出,该电路是一个由三个电阻和两个电容组成的振荡器,具有多谐振荡器的特征。多谐振荡器是一种常用的电子电路,它可以通过自身产生的脉冲信号驱动其他电路工作,常用于产生时钟信号等。施密特触发器、单稳态触发器和定时器也是常见的电子电路,但与该电路图不符。'
2.

电路如图所示,输出为P0、P1、P2、P3,此电路称为(   )。

试卷图片75.gif


A:寄存器 B:序列脉冲发生器 C:计数器 D:顺序脉冲发生器
答案:AI参考:正确选项是【D:顺序脉冲发生器】。\n\n根据电路图,该电路输出为四个连续的脉冲信号P0、P1、P2、P3,且四个脉冲信号是依次出现的,符合顺序脉冲发生器的特点。因此,选项D“顺序脉冲发生器”是正确答案。选项A“寄存器”、选项B“序列脉冲发生器”和选项C“计数器”都不符合电路图的特征,因此是错误答案。'
3.

555定时器的两个比较器的参考比较电压分别是(    )


A: B: C: D:
答案:AI参考:正确答案是C:。\n555定时器的两个比较器的参考比较电压分别是Vcc和地线。所以正确答案为C。'
4.

4选1数据选择器的逻辑图如图所示,输入变量A、B通过4个非门进入与门的输入端,这4个非门具有(    )和(    )作用。

试卷图片44.gif


A:编码   反相器 B:反相器 缓冲或增加带负载能力 C:译码   缓冲或增加带负载能力 D:编码   缓冲或增加带负载能力
答案:AI参考:正确选项:B:反相器 缓冲或增加带负载能力。\n\n题目中提到输入变量A、B通过4个非门进入与门的输入端,这4个非门具有“编码”和“缓冲或增加带负载能力”的作用。选项B中的“反相器”可以起到编码的作用,而“缓冲或增加带负载能力”则与题目描述相符。因此,选项B是正确答案。选项A中的“译码”与题目描述不符,选项C和D中没有提到任何与题目描述相符的作用。'
5.

D触发器构成的电路如图所示,该电路能实现(    )的功能。

试卷图片57.gif



答案:AI参考:从题目的图片中,我们无法确定具体的电路结构和功能。由于缺乏具体的电路图和相关信息,我们无法确定该电路的功能。\n\n因此,无法回答该电路的功能是什么。\n\n很抱歉,这道题目似乎提供的信息不足,无法给出准确的答案。'
6.

从下面逻辑电路中选出不是“异或”逻辑关系的一项为(   )。


A: B: C: D:
答案:AI参考:正确答案是B:选项B中三个开关连接的电路中不存在“异或”逻辑关系。\n\n异或逻辑关系的特点是:当输入相同为0时,输出为1;当输入不同为1时,输出为0。在给出的选项中,只有B项的电路不存在异或逻辑关系。其他选项中的电路都存在异或逻辑关系。因此,答案为B。'
7.

分析图中所示电路,其输出端的表达式为(   )

试卷图片39.gif


A: B: C: D:
答案:AI参考:正确答案是D,该电路的输出端的表达式为Uout = R1/R1+R2的电压形式。该题目给出的电路是一个简单电压分压电路,根据输出端的表达式可知,输出电压的大小取决于电阻R1和R2的比值,即R1/R1+R2。因此,选项D是正确的答案。'
8.

用卡诺图化简法化简下式的结果是(   )。

试卷图片27.gif


A: B: C: D:
答案:AI参考:正确答案是D:\n F(A,B,C,D) = A⊕B⊕C⊕D\n\n根据卡诺图化简法,将变量填入卡诺图,利用相邻变量之间的关系进行化简,最终得到最简与或式。\n\n根据题目中的卡诺图,可以发现变量A、B、C、D两两之间没有相邻关系,因此可以直接使用异或门进行化简,得到最终结果为A⊕B⊕C⊕D。\n\n因此,正确答案是D选项:F(A,B,C,D) = A⊕B⊕C⊕D。'
9.

写出卡诺图中所表示的逻辑函数式(  )

试卷图片18.gif


A: B: C: D:
答案:AI参考:根据提供的图片,可以确定这是一个关于卡诺图的问题。但是,从给出的图片中无法确定具体的逻辑函数式,因为没有足够的信息来确定每个变量在卡诺图中代表的逻辑函数式。因此,无法选择正确的选项。\n\n因此,答案为C:无法确定。'
10.

已知逻辑函数试卷图片92.gif与其相等的函数为(       )。


A: B: C: D:
答案:AI参考:正确选项为C。\n\n题目中给出的逻辑函数是一个具体的图像,而选项A、B、D并未给出具体的函数形式,因此无法比较。而选项C是一个空白的选项,可以代表任意一个逻辑函数,因此是最符合题意的答案。所以,正确选项为C。'
11.CPLD器件为复杂可编程逻辑器件,掉电后信息消失。
A:正确 B:错误 12.同步计数器是指( )的计数器。
A:可用前级的输出做后级触发器的时钟 B:各触发器时钟端连在一起,统一由系统时钟控制 C:由同类触发器构成 D:可用后级的输出做前级触发器的时钟 13.设满量程输入为1V,转换位数为10位,则A/D转换器最小可分辨的电压为1/1024V,分辨率为1/1024。
A:错 B:对 14.n位的逐次渐进型ADC,完成一次转换需要(     )个时钟信号周期。
A:n+2 B:n+1 C:n D:n+3 15.要构成容量为4K×8的RAM,需要( )片容量为256×4的RAM?
A:32 B:8 C:2 D:4 16.单稳态触发器的主要用途是( )
A:整形、延时、鉴幅 B:延时、定时、整形 C:延时、定时、存储 D:整形、鉴幅、定时 17.可以用(     )片512×4的RAM实现2048×8的RAM。
A:16片 B:4片 C:8片 D:2片 18.组合逻辑电路中有竞争不一定冒险,有冒险一定存在竞争。
A:对 B:错 19.“逻辑相邻”是指两个最小项只有一个因子不同,而其余的因子都相同。
A:错 B:对 20.可以用来实现并/串转换和串/并转换的器件是( )。
A:移位寄存器 B:全加器 C:存储器 D:计数器 21.一个8位串行数据,输入8位移位寄存器,时钟脉冲频率为1kHz,经过( )可转换为8位串行数据输出。
A:16ms B:8μs C:8ms D:16μs 22.CMOS与非门多余输入端应(     )。
A:全部接地 B:部分接电源正极,部分悬空 C:全部接电源正极 D:部分接高电平,部分接地 23.5个变量可构成32个最小项,变量的每一种取值可使30个最小项的值为1。
A:正确 B:错误 24.一个触发器必须具有“0”、“1”两个稳定状态。
A:错 B:对 25.任意形状的信号通过施密特触发器后的波形为(   )
A:三角波 B:矩形脉冲 C:锯齿波 D:正弦波 26.滞回特性是( )的基本特性。
A:施密特触发器 B:T触发器 C:多谐振荡器 D:单稳态触发器 27.BCD七段显示译码器有4个输入端,有16个输出端。
A:错 B:对 28.下列各种器件中,不属于时序逻辑器件的是( )
A:计数器 B:触发器 C:寄存器 D:译码器 29.下列(    )器件可以用来保存一位二进制信息
A:全加器 B:2选1数据选择器 C:编码器 D:触发器 30.利用反演规则,求出F=A⊕B⊕C的逻辑表达式为3个信号A、B、C的( )。
A:与 B:异或 C:同或 D:或 31.关于最小项和最大项的描述(     )是正确的?
A:一个逻辑函数全部最小项之积恒等于1 B:一个逻辑函数全部最小项之和恒等于1 C:一个逻辑函数全部最大项之积恒等于1 D:一个逻辑函数全部最大项之和恒等于0 32.能实现脉冲延时的电路是( )。
A:多谐振荡器 B:JK触发器 C:单稳态触发器 D:施密特触发器 33.组合逻辑电路通常由( )组合而成。
A:触发器 B:门电路 C:二极管 D:计数器 34.对于逻辑变量的取值,“1”比“0”大。
A:错 B:对 35.n位移位寄存器要实现n位数据的串行输入并行输出,需要2n个时钟。
A:错误 B:正确 36.8421BCD码译码器的数据输入线与译码输出线的组合是( )。
A:4:6 B:1:10 C:2:4 D:4:10 37.一个8选1的数据选择器有8个数据输入端,3个地址输入端。
A:对 B:错 38.一个 5 位地址码、 8 位输出的 ROM ,其存储矩阵的容量 ( )
A:256 B:40 C:48 D:64 39.74LS138可以用来实现具有3个变量的逻辑函数。
A:对 B:错 40.二 — 十进制译码器的输入和输出端数分别是(     )
A:2   4 B:4  10 C:1  10 D:4   6 41.由3级触发器构成的环形和扭环形计数器的计数模值依次为( )
A:8和8 B:6和8 C:6和3 D:3和6 42.下列存储器(      )掉电后数据容易丢失。
A:可编程逻辑阵列 B:随机读写存储器 C:可编程只读存储器 D:电可擦除可编程只读存储器 43.用0、1两个符号对100个信息进行编码,则至少需要 ( )
A:7 位 B:9 位 C:6 位 D:8 位 44.下列存在约束条件的触发器包括( )
A:同步D触发器 B:SR 触发器 C:同步T触发器 D:主从JK触发器 45.已知R、S是2个与非门构成的基本RS触发器的输入端,则约束条件为( )。
A:R+S=0 B:RS=1 C:RS=0 D:R+S=1 46.以下电路中常用于总线应用的是( )
A:OC门 B:漏极开路门 C:CMOS与非门 D:三态门 47.哪种器件中存储的信息在掉电以后即丢失?
A:EEPROM B: SRAM C:PROM D:EPROM 48.由D触发器构成十进制加法计数器,至少需要用四个触发器,此时无效状态有六个。
A:对 B:错 49.一个十六路数据选择器,其地址输入端有( )个。
A:2 B:16 C:4 D:8 50.单稳态触发器输出信号的宽度完全由电路参数决定,与输入信号无关。
A:对 B:错 51.Y=AB+C的对偶式为:( )
A:(A+B)C B:A+BC C:ABC D:A+B+C 52.3线-线译码器74LS138接通电源后,无论地址输入端怎样变化,输出均被封锁在高电平,则其原因可能是( )。
A:片选端S1未有效接高电平 B:电源有问题 C:地址有问题 D:片选端S'2或S'3未有效接低电平 53.下列选项中,(    )的抗干扰能力最强。
A:并联比较型 B:双积分型 C:逐次逼近型 D:计数反馈型 54.RAM主要由(    )、(     )和读/写控制电路三部分组成。
A:地址译码器    存储矩阵 B:编码器   存储矩阵 C:地址译码器    触发器 D:译码器   计数器 55.(88)10=(    )16
A:58 B:5C C:68 D:46 56.下列(  )从功能上说属于一对反操作。
A:译码器和编码器 B:加法器和数值比较器 C:数据选择器和数据分配器 D:译码器和数据选择器 57.描述触发器逻辑功能的方式包括(  )。
A:特性表 B:特征方程 C:状态转换图 D:时序图 58.下列可以唯一描述一个组合逻辑电路的方式包括(      )。
A:波形图 B:真值表 C:卡诺图 D:逻辑函数式

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(5) dxwkbang
返回
顶部