第三章测试
1.EPROM是指。( )
A:可编程的只读存储器 B:可擦除可编程只读存储器 C:电可改写只读存储器 D:只读存储器
答案:B
2.下列关于闪存(Flash Memory)的叙述中,错误的是。( )
A:信息可读可写,并且读、写速度一样快 B:掉电后信息不丢失,是一种非易失性存储器 C:采用随机访问方式,可替代计算机中的外部存储器 D:存储元由MOS管组成,是一种半导体存储器 3.存储字长是指。( )
A:存储单元的个数 B:存放在一个存储单元中的二进制代码位数 C:机器指令的位数 D:存放在一个存储单元中的二进制代码组合 4.计算机的存储器采用分级方式是为了。( )
A:减少主机箱的体积 B:保存大量数据方便 C:解决容量、价格、速度三者之间的矛盾 D:操作方便 5.

在Cache和主存构成的两级存储体系中,Cache的存取时间是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的115%,则Cache的命中率至少应为( )。


A:95% B:99% C:98% D:90% 6.关于静态存储器、动态存储器,下列叙述中正确的是( )。
A:静态存储器速度较快,但集成度稍低,动态存储器速度稍慢,但集成度高 B:动态存储器依靠双稳态电路的两个稳定状态来分别存储0和1 C:静态存储器速度较慢,但集成度稍高,动态存储器速度稍快,但集成度低 D:通常静态存储器依靠电容上暂存电荷来存储信息,电容上有电荷为1,无电荷为0 7.动态存储器DRAM 的刷新原则是。( )
A:各DRAM芯片同时刷新,片内逐位刷新 B:各DRAM芯片轮流刷新 C:各DRAM 芯片同时刷新,片内逐字刷 D:各DRAM芯片同时刷新,片内逐行刷新 8.

某计算机字长32位,存储器容量4 MB,若按字编址,它的寻址范围是。( )


A:4M B:1MB C:1M  D:4MB 9.假定用若干个2K×4位芯片组成一个8K×8位存储器,则地址0B1FH所在芯片的最小地址是( )。
A:0800H B:0000H C:0700H D:0600H 10.一个16K×32位的静态RAM存储器,其地址线和数据线的总和是。( )
A:36 B:39 C:48 D:46 11.组成2M×8位的内存,可以使用( )。
A:2M×4位芯片进行字扩展 B:2M×4位芯片进行位扩展 C:1M×8为芯片进行位扩展 D:1M×4位芯片进行字扩展 12.一个四体并行交叉存储器,每个模块的容量是32K×16位,存取周期为200ns。在200ns内,存储器能向CPU提供( )二进制信息。( )
A:64位 B:32位 C:128位 D:256位 13.某 32 位计算机的 cache 容量为16KB,cache 块的大小为16B,若主存与cache 的地址映射采用直接映射方式,则主存地址为 1234E8F8H的单元装入的cache 地址为。( )
A:11 0100 1110 1000 B B:00 0100 0100 1101 B C:10 1000 1111 1000 B D:01 0010 0011 0100 B 14.有效容量为128KB的Cache,每块16字节,采用8路组相联。字节地址为1234567H的 单元调入该Cache,则其Tag应为( )
A:12345H B:2468H C:048DH D:1234H 15.随机存储器(RAM)是在存储器中任何存储单元的内容都能随机存取,且存取时间与存储单元的物理位置无关( )
A:错 B:对 16.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。( )
A:对 B:错 17.Cache的地址映射中,直接映射的地址变换速度快,硬件容易实现,但命中率略低。( )
A:对 B:错 18.双端口存储器之所以能进行高速读/写操作是因为了采用流水技术。( )
A:对 B:错 19.某机器字长32位,一个组相联映射的Cache共有64行,每组4行;主存共有8192块,每块32字。按字节编址,则主存地址共20位, Cache组地址为4位。( )
A:对 B:错

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(78) dxwkbang
返回
顶部