第八章测试
1.接口是( )。
A:计算机主机与外部设备之间的桥梁 B:有半导体器件构成 C:直接存取程序和数据 D:包括控制器和运算器
答案:A
2.并行接口是指( )
A:仅接口与系统总线之间采取并行传送 B:接口内部只能并行传送 C:接口的两侧均采取并行传送 D:仅接口与外围设备之间采取并行传送 3.I/O接口中数据缓冲器的作用是( )
A:用来暂存外设和CPU之间传送的数据 B:用来暂存外设的状态 C:用来暂存CPU发出的命令 4.在()方式下,主机和外设不能同时工作( )
A:中断 B:DMA C:程序查询 D:通道 5.在程序查询方式的输入输出系统中,假设不考虑处理时间,每一次查询操作需要100个时钟周期,CPU的时钟频率为50MHz。CPU必须每秒对鼠标进行60次查询,则CPU对鼠标查询所花时间占用CPU时间的比率为( )
A:0.01% B:0.024% C:0.006% D:0.012% 6.

下列事件中,属于外部中断事件的是( )
 I.访存时缺页  II.定时器到时 III.网络数据包到达


A:仅I、III B:仅I、II  C:I、II和III D:仅II、III 7.外部中断包括不可屏蔽中断(NMI)和可屏蔽中断。下列关于外部中断的叙述中,错误的是( )
A:CPU处于关中断状态时,也能响应NMI请求 B:不可屏蔽中断的优先级比可屏蔽中断的优先级高 C:一旦可屏蔽中断请求信号有效,CPU将立即响应 D:可通过中断屏蔽字改变可屏蔽中断的处理优先级 8.中断允许触发器是用来( )
A:表示外设是否提出了中断请求 B:开放和关闭可屏蔽硬中断 C:CPU是否响应了中断 D:CPU是否正在进行中断处理 9.下列关于外部I/O中断的叙述中,正确的是( )
A:CPU只有在处于中断允许状态时,才能响应外部设备的中断请求 B:有中断请求时,CPU立即暂停当前指令执行,转去执行中断服务程序 C:中断控制器按所接收中断请求的先后次序进行中断优先级排队 D:CPU响应中断时,通过执行中断隐指令完成通用寄存器的保护 10.中断系统可( )实现
A:仅用软件 B:通过软硬结合 C:仅用硬件 11.某计算机有五级中断L4 ~ L0,中断屏蔽字为M4M3M2M1M0,Mi=1(0≤i≤4)表示对Li级中断进行屏蔽。若中断响应优先级从高到低的顺序是L0→L1→L2→L3→L4,且要求中断处理优先级从高到低的顺序为L4→L0→L2→L1→L3,则L1的中断处理程序中设置的中断屏蔽字是( )
A:O1101 B:01010 C:11110 D:00011 12.若某设备中断请求的响应和处理时间为100 ns,每400 ns发出一次中断请求,中断响应所允许的最长延迟时间为50 ns,则在该设备持续工作过程中,CPU用于该设备的I/O时间占整个CPU时间的百分比至少是( )
A:25% B:12.5% C:50% D:37.5% 13.在DMA方式传送方式中,由()发出总线请求 ( )
A:外部设备 B:主存 C:CPU D:DMA控制器 14.下列关于DMA方式的叙述中,错误的是( )
A:DMA传送结束后的处理由中断服务程序完成 B:数据传送前由DMA控制器请求总线使用权 C:DMA传送前由中断服务程序设置传送参数 D:数据传送由DMA控制器直接控制总线完成 15.DMA传送控制的周期挪用法一般适用于( )的情况
A:CPU工作周期比内存存储周期小很多 B:CPU工作周期比内存周期长很多 C:I/O设备读写周期大于内存存储周期 D:I/O设备读写周期小于内存存储周期 16.DMA方式进行外设与主机交换信息时,不需要向主机发出中断请求。( )
A:错 B:对 17.自陷是通过陷阱指令预先设定的一类外部中断事件( )
A:对 B:错 18.主程序运行时何时转向为外设服务的中断服务程序是预先安排好的。( )
A:错 B:对 19.实质上,微处理器对外设的访问就是对外设的 接口中端口的访问。( )
A:对 B:错 20.通道是一个特殊功能的处理器,它有自己的指令和程序专门负责数据输入输出的传输控制。( )
A:错 B:对

温馨提示支付 ¥3.00 元后可查看付费内容,请先翻页预览!
点赞(78) dxwkbang
返回
顶部